[发明专利]一种存储器测试系统、方法及存储介质有效
申请号: | 201711373726.X | 申请日: | 2017-12-19 |
公开(公告)号: | CN108648780B | 公开(公告)日: | 2020-10-16 |
发明(设计)人: | 李琦;陈雷;李学武;张彦龙;孙华波;张帆;肖阳;刘进;祁逸;李申 | 申请(专利权)人: | 北京时代民芯科技有限公司;北京微电子技术研究所 |
主分类号: | G11C29/56 | 分类号: | G11C29/56 |
代理公司: | 中国航天科技专利中心 11009 | 代理人: | 张晓飞 |
地址: | 100076 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明一种存储器测试系统、方法及存储介质,该系统包括上位计算机、配置存储器、待测存储器、主控FPGA和验证FPGA。上位计算机通过对主控FPGA发送命令,实现对待测存储器的选择、配置、擦除操作;主控FPGA按照上位计算机命令要求,通过FPGA的内部选择逻辑,将待测存储器与串口、验证FPGA连接,并接收验证FPGA的配置完成管脚DONE信号的电平,对验证FPGA进行复位操作;配置存储器用于对主控FPGA进行配置。本发明可以满足用于FPGA配置的存储器电路在低温环境下长时间保温的测试要求,解决自动测试设备存在时间限制的问题。提高配置存储器在较长时间保持低温测试条件下的测试效率和准确性。 | ||
搜索关键词: | 一种 存储器 测试 系统 方法 存储 介质 | ||
【主权项】:
1.一种用于SRAM型FPGA配置的存储器测试系统,其特征在于:包括上位计算机(101)、配置存储器(105)、主控FPGA(103)和验证FPGA(104);上位计算机(101)通过串口(102)完成与主控FPGA(103)的通信;主控FPGA(103)按照上位计算机(101)命令要求,通过FPGA的内部选择逻辑,将待测存储器与串口(102)、验证FPGA(104)连接,并接收验证FPGA(104)的配置完成管脚DONE信号的电平,对验证FPGA(104)进行复位操作;配置存储器(105)用于对主控FPGA(103)进行配置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京时代民芯科技有限公司;北京微电子技术研究所,未经北京时代民芯科技有限公司;北京微电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711373726.X/,转载请声明来源钻瓜专利网。
- 上一篇:一种闪存颗粒筛选分级的方法
- 下一篇:一种存储设备检测装置