[发明专利]一种利用CPLD实现的PCIE热插拔系统及方法在审
申请号: | 201711405080.9 | 申请日: | 2017-12-22 |
公开(公告)号: | CN107992443A | 公开(公告)日: | 2018-05-04 |
发明(设计)人: | 张广乐 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 济南信达专利事务所有限公司37100 | 代理人: | 姜鹏 |
地址: | 450000 河南省郑州市*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明特别涉及一种利用CPLD实现的PCIE热插拔系统及方法。该利用CPLD实现的PCIE热插拔系统及方法,包括CPU单元,VPP信号解码单元,CPLD控制单元,VR单元,PCIE Redriver芯片,PCIE Slot单元和LED指示单元;所述CPU单元分别通过VPP信号解码单元和PCIE Redriver芯片连接到CPLD控制单元,所述CPLD控制单元还连接有LED指示单元和VR单元,其中VR单元通过PCIE Slot单元与PCIE Redriver芯片相连。该利用CPLD实现的PCIE热插拔系统及方法,解决了PCIE热插拔链路增加导致的PCIE信号完整性降低的问题,不仅可以稳定实现PCIE设备热插拔功能,还可以保证PCIE信号传输过程中的信号完整性;同时,还具有上电保护机制,能够有效减少PCIE设备热插拔过程中CPU异常引起的误上电操作。 | ||
搜索关键词: | 一种 利用 cpld 实现 pcie 热插拔 系统 方法 | ||
【主权项】:
一种利用CPLD实现的PCIE热插拔系统,其特征在于:包括CPU单元,VPP信号解码单元,CPLD控制单元,VR单元,PCIE Redriver芯片,PCIE Slot单元和LED指示单元;所述CPU单元分别通过VPP信号解码单元和PCIE Redriver芯片连接到CPLD控制单元,所述CPLD控制单元还连接有LED指示单元和VR单元,其中VR单元通过PCIE Slot单元与PCIE Redriver芯片相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711405080.9/,转载请声明来源钻瓜专利网。