[发明专利]改进的运算放大器有效

专利信息
申请号: 201711415637.7 申请日: 2017-12-25
公开(公告)号: CN108259010B 公开(公告)日: 2019-07-19
发明(设计)人: 王钊 申请(专利权)人: 无锡中感微电子股份有限公司
主分类号: H03F1/30 分类号: H03F1/30;H03F3/45
代理公司: 暂无信息 代理人: 暂无信息
地址: 214135 江苏省无锡市新*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种运算放大器,其包括:电流镜电路、第一差分晶体管、第二差分晶体管、第二电流源、第三电流源、第三MOS晶体管。所述电流镜电路的电流镜电流复制的失配非常小,具有很高的电流镜复制精度,这样提高了运算放大器的控制精度。
搜索关键词: 运算放大器 差分晶体管 电流镜电路 电流源 复制 电流镜电流 电流镜 失配 改进
【主权项】:
1.一种运算放大器,其特征在于,其包括:电流镜电路,其包括第一MOS晶体管、第二MOS晶体管、第一电阻、第二电阻、第一可调电阻、第二可调电阻、开关电路和校准电路,所述第一电阻的一端与电源端相连,其另一端与所述第一MOS晶体管的第一连接端相连,所述第一MOS晶体管的第二连接端与所述第一可调电阻的一端相连,所述第一可调电阻的另一端与所述第二可调电阻的一端相连,所述第二可调电阻的另一端作为所述电流镜电路的第一输出端;所述第一MOS晶体管的控制端与第一可调电阻和第二可调电阻之间的连接节点相连;所述第二电阻的一端与所述电源端相连,其另一端与所述第二MOS晶体管的第一连接端相连,所述第二MOS晶体管的第二连接端作为所述电流镜电路的第二输出端,所述开关电路包括第一开关、第二开关和第三开关,所述第一开关的一端与第二MOS晶体管的控制端相连,其另一端与第一可调电阻和第二可调电阻之间的连接节点相连;所述第二开关连接于第二MOS晶体管的控制端和所述第一可调电阻的一端之间,第三开关连接于第二MOS晶体管的控制端和第二可调电阻的另一端之间,所述校准电路包括第一输入端、第二输入端、第一输出端、第二输出端、第三输出端、第四输出端和第五输出端,其中,所述校准电路的第一输入端与所述第一电阻的另一端相连,其第二输入端与所述第二电阻的另一端相连,其第一输出端与第一开关的控制端相连,其第二输出端与第二开关的控制端相连,其第三输出端与第三开关的控制端相连,其第四输出端与第一可调电阻的调节端相连,其第五输出端与第二可调电阻的调节端相连;第一差分晶体管,其栅极作为运算放大器的第一输入端,其第一连接端与电流镜电路的第一输出端相连;第二差分晶体管,其栅极作为运算放大器的第二输入端,其第一连接端与电流镜电路的第二输出端相连,其第二连接端与第一差分晶体管的第二连接端相连;第二电流源,其输入端与第二差分晶体管的第二连接端相连,其输出端接地;第三电流源,其输入端作为运算放大器的输出端,其输出端接地;第三MOS晶体管,其第一连接端与电源端相连,其第二连接端与第三电流源的输入端相连,其栅极与第二差分晶体管的第一连接端相连,所述第一MOS晶体管和第二MOS晶体管均为PMOS晶体管,第一MOS晶体管的第一连接端、第二连接端和控制端分别为PMOS晶体管的源极、漏极和栅极;第二MOS晶体管的第一连接端、第二连接端和控制端分别为PMOS晶体管的源极、漏极和栅极,第一差分晶体管、第二差分晶体管为NMOS晶体管,其第一连接端为NMOS晶体管的漏极,其第二连接端为NMOS晶体管的源极。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡中感微电子股份有限公司,未经无锡中感微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711415637.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top