[发明专利]多通道参考时钟发生模块在审
申请号: | 201711470190.3 | 申请日: | 2017-12-29 |
公开(公告)号: | CN108037332A | 公开(公告)日: | 2018-05-15 |
发明(设计)人: | 郭恩全;史瑶;苗胜;郝欢;肖逸;刘雪芬;闫永胜 | 申请(专利权)人: | 陕西海泰电子有限责任公司 |
主分类号: | G01R1/28 | 分类号: | G01R1/28 |
代理公司: | 西安亿诺专利代理有限公司 61220 | 代理人: | 贺珊 |
地址: | 710075 陕西省西安市*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于电子测试测量领域,涉及虚拟仪器技术,适用于对通道数、参考时钟精度和稳定度具有较高要求的数字/模拟信号测试系统,如频谱仪、电磁干扰接收机等测试系统。多通道参考时钟发生模块,包括通过高速连接器连接的数字控制卡以及时钟板卡,数字控板卡包括通过总线接口连接的机框以及FPGA模块,FPGA模块与时钟板卡连接;本发明的主要特点是输出时钟通道数量多,可以达到5路100MHz和2路10MHz输出;内部/外部输入参考时钟切换,满足用户各个设备间同步需求;外部参考时钟信号1MHz~110MHz连续可调;全温范围内输出时钟稳定度可达到±50ppb;并且可单独对输出时钟通道进行关断/打开。解决了当前信号测试系统中面临的复杂度、差异化需求、高稳定度等应用问题。 | ||
搜索关键词: | 通道 参考 时钟 发生 模块 | ||
【主权项】:
1.多通道参考时钟发生模块,其特征在于:包括通过高速连接器连接的数字控制卡以及时钟板卡,数字控板卡包括通过总线接口连接的机框以及FPGA模块,FPGA模块与时钟板卡连接;时钟板卡包括两路时钟参考信号,分别为内部参考时钟信号以及外部参考时钟信号;其中,内部参考时钟信号依次连接有第一功率分配模块以及时钟调理电路,从而输出10M的内部参考时钟;外部参考时钟信号依次连接有参考时钟选择模块、DDS频率合成模块、第二功率分配模块以及时钟调理电路;所述的DDS频率合成模块包括依次连接的锁相环、压控晶振VCXO以及第一一分二功率分配器(2),所述第一一分二功率分配器(2)输出端一端与第二功率分配模块连接,另一端通过DDS与锁相环连接;所述的第二功率分配模块包括第二一分二功率分配器(3)、第一一分三功率分配器(4)以及第二一分三功率分配器(5),其中,第二一分二功率分配器(3)的输入端与第一一分二功率分配器(2)输出端连接;两个第一一分三功率分配器(4)以及第二一分三功率分配器(5)的输入端分别连接第二一分二功率分配器(3)的输出端,第一一分三功率分配器(4)以及第二一分三功率分配器(5)的输出端均连接有第二时钟调理电路,从而输出6路时钟信号,分别为5路100M时钟信号以及1路10M时钟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于陕西海泰电子有限责任公司,未经陕西海泰电子有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711470190.3/,转载请声明来源钻瓜专利网。