[实用新型]一种基于硬件的CPU运行状态监测电路有效

专利信息
申请号: 201720233371.3 申请日: 2017-03-11
公开(公告)号: CN207380546U 公开(公告)日: 2018-05-18
发明(设计)人: 周泽雷;刘波;汤小平 申请(专利权)人: 清能德创电气技术(北京)有限公司
主分类号: G05B23/02 分类号: G05B23/02
代理公司: 暂无信息 代理人: 暂无信息
地址: 100070 北京市*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型提供了一种基于硬件的CPU运行状态监测电路,该电路包括:2个DRC充放电电路和3个反相器电路,该电路通过CPU输出一个50%脉宽的固定频率信号模拟心跳状态输入该电路,该电路输出始终是高电平,CPU运行状态正常,当CPU输出一个不是50%脉宽的或不固定频率信号输入该电路,该电路输出低电平或脉冲信号,CPU运行状态不正常,本实用新型可通过该硬件电路监测CPU运行状态目的,同时可通过该电路输出信号关断控制器外部输出防止发生不可恢复的故障或事故。
搜索关键词: 一种 基于 硬件 cpu 运行 状态 监测 电路
【主权项】:
1.一种基于硬件的CPU运行状态监测电路(1),其特征在于:该电路的输入端连接至CPU的输出端,该电路的输出端连接至外部关断控制器的输入端,并且CPU运行正常时,该电路能够根据CPU运行正常时输出的50%脉宽的固定频率信号生成高电平信号,而当该电路输出信号并非高电平信号时,说明CPU运行状态不正常,则输出关断CPU运行的信号,其中,CPU运行状态监测电路(1)包括:第一DRC充放电电路(2)、第二DRC充放电电路(3)和第一反相器电路(4)、第二反相器电路(5)、第三反相器电路(6),其中所述第一DRC充放电电路(2)的输入端与第二DRC充放电电路(3)的输入端相连接,并同时和外部的CPU(7)的输出端相连接,所述第一DRC充放电电路(2)的输出端与第一反相器电路(4)、第二反相器电路(5)依次串联连接,所述第二DRC充放电电路(3)的输出端与第三反相器电路(6)的输入端连接,所述第二反相器电路(5)的输出端与第三反相器电路(6)的输出端相连接之后与外部关断控制器(8)相连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清能德创电气技术(北京)有限公司,未经清能德创电气技术(北京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201720233371.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top