[实用新型]基于BRAM的状态机实现模块有效

专利信息
申请号: 201720270235.1 申请日: 2017-03-20
公开(公告)号: CN206584341U 公开(公告)日: 2017-10-24
发明(设计)人: 刘政春 申请(专利权)人: 成都智明达电子股份有限公司
主分类号: G06F9/30 分类号: G06F9/30
代理公司: 成都科奥专利事务所(普通合伙)51101 代理人: 余丽生
地址: 610000 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了基于BRAM的状态机实现模块,其特征在于包括BRAM和D触发器,将一个BRAM配置为双ROM,即A‑ROM和B‑ROM;状态输入控制信号通过A‑ROM的高3位可寻地址addra输入,A‑ROM的低8位可寻地址addra和B‑ROM的低8位的可寻地址addrb与A‑ROM的低八位数据位douta相连接;A‑ROM的复位rsta与B‑ROM的复位rstb相连接;状态输出控制信号通过B‑ROM的高位可寻地址输入;A‑ROM的高位数据位douta与D触发器连接,B‑ROM的数据位doutb和D触发器输出位为状态输出端。本实用新型通过一个BRAM和一个D触发器即可实现状态机的多种状态及系统性能的需求确定状态,本实用新型具有结构简单、易于实现与推广。
搜索关键词: 基于 bram 状态机 实现 模块
【主权项】:
基于BRAM的状态机实现模块,其特征在于:包括BRAM和D触发器,将一个BRAM配置为双ROM,即A‑ROM和B‑ROM;状态输入控制信号通过A‑ROM的高3位可寻地址addra输入,A‑ROM的低8位可寻地址addra和B‑ROM的低8位的可寻地址addrb与A‑ROM的低八位数据位douta相连接;A‑ROM的复位rsta与B‑ROM的复位rstb相连接;状态输出控制信号通过B‑ROM的高位可寻地址输入;A‑ROM的高位数据位douta与D触发器连接,B‑ROM的数据位doutb和D触发器输出位为状态输出端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都智明达电子股份有限公司,未经成都智明达电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201720270235.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top