[实用新型]一种基于异构多核处理器的内核之间的数据通讯系统有效
申请号: | 201720567073.8 | 申请日: | 2017-05-22 |
公开(公告)号: | CN207424866U | 公开(公告)日: | 2018-05-29 |
发明(设计)人: | 李科奕;侯斌 | 申请(专利权)人: | 无锡德思普科技有限公司 |
主分类号: | G06F15/163 | 分类号: | G06F15/163 |
代理公司: | 北京科家知识产权代理事务所(普通合伙) 11427 | 代理人: | 陈娟 |
地址: | 214000 江苏省无锡市新吴区太*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了数据通讯技术领域的一种基于异构多核处理器的内核之间的数据通讯系统,包括异构处理器,所述异构处理器包括ARM处理器和DSP处理器,所述ARM处理器和DSP处理器之间通过总线转换器进行交互,所述DSP处理器包括指令缓存器和数据存储器,且指令缓存器和数据存储器之间通过HSN高速网络进行通信,本实用新型提供统一调用接口降低开发难度,使数据通讯更简单,能够充分发挥利用异构处理器的各方面优势能力。 | ||
搜索关键词: | 异构处理器 数据通讯系统 本实用新型 多核处理器 数据存储器 指令缓存器 内核 异构 数据通讯技术 总线转换器 调用接口 高速网络 数据通讯 通信 开发 统一 | ||
【主权项】:
1.一种基于异构多核处理器的内核之间的数据通讯系统,包括异构处理器(1),其特征在于:所述异构处理器(1)包括ARM处理器(2)和DSP处理器(3),所述ARM处理器(2)和DSP处理器(3)之间通过总线转换器(4)进行交互,所述DSP处理器(3)包括指令缓存器(5)和数据存储器(6),且指令缓存器(5)和数据存储器(6)之间通过HSN高速网络进行通信。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡德思普科技有限公司,未经无锡德思普科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201720567073.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种工程算量用的快速计算装置
- 下一篇:一种数据销毁装置、刀片服务器