[实用新型]一种基于FPGA的SDH到E1接口的传输设备有效

专利信息
申请号: 201720690937.5 申请日: 2017-06-14
公开(公告)号: CN207166503U 公开(公告)日: 2018-03-30
发明(设计)人: 郭虎;钟丽;窦祥峰;王岳 申请(专利权)人: 北京炎黄国芯科技有限公司
主分类号: H04J3/16 分类号: H04J3/16
代理公司: 北京市中闻律师事务所11388 代理人: 蒋玉
地址: 100089 北京市海淀区永*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了一种基于FPGA的SDH到E1接口的传输设备,包括本体,本体的一侧设置有时钟接口,电源接口的一侧设置有E1接口,E1接口的一侧设置有解帧器,解帧器的一侧设置有设置有多路映射器,负载交叉控制器的顶部设置有支步数字交叉电路,同步时钟模块的一侧设置有电线接口。本实用新型由E1接口、解帧器、成帧器、多路映射器、支路数字交叉电路、负载交叉控制器、同步时钟模块、电信接口组成,解帧器和成帧器负责传输所必须的帧与复帧的数据开销,同步时钟模块提供时钟数据,与帧同步信号,因而本设计极大的节省了FPGA的逻辑资源,而且可以单芯片实现多路E1的复用,提高了线路传输质量与效率。
搜索关键词: 一种 基于 fpga sdh e1 接口 传输 设备
【主权项】:
一种基于FPGA的SDH到E1接口的传输设备,包括本体(1),其特征在于,所述本体(1)的一侧设置有时钟接口(11),所述时钟接口(11)的一侧设置有电源接口(10),所述电源接口(10)的一侧设置有E1接口(7),所述E1接口(7)的一侧设置有解帧器(8),所述解帧器(8)的顶部设置有成帧器(9),所述解帧器(8)的一侧设置有设置有多路映射器(6),所述多路映射器(6)的一侧设置有负载交叉控制器(4),所述负载交叉控制器(4)的顶部设置有支步数字交叉电路(5),所述负载交叉控制器(4)的一侧设置有同步时钟模块(3),所述同步时钟模块(3)的一侧设置有电线接口(2)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京炎黄国芯科技有限公司,未经北京炎黄国芯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201720690937.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top