[实用新型]基于网络数据深度内容过滤的硬件设备有效
申请号: | 201720697320.6 | 申请日: | 2017-06-15 |
公开(公告)号: | CN207148833U | 公开(公告)日: | 2018-03-27 |
发明(设计)人: | 赵辰阳;葛嵩韬;俞啸;吴响 | 申请(专利权)人: | 徐州医科大学 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F17/30 |
代理公司: | 北京盛凡智荣知识产权代理有限公司11616 | 代理人: | 晏荣府 |
地址: | 221004 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型提供一种基于网络数据深度内容过滤的硬件设备,涉及数据过滤技术领域。本实用新型包括FPGA,所述FPGA连接有用于存储FPGA上电初始化代码PROM芯片、用来存储规则表数据的ZBT SRAM芯片、用来缓存网络报文内容的内存模块、用来与RJ45接口对接、完成将物理链路的信号转换成数字信号的PHY芯片以及用于实现和主机交换相关信息的功能接口。优点过滤设备连接在两个独立的网络之间,达到实现网络数据通信的监控和过滤效果,数据间交换速率高,该设备具有较高的吞吐率。 | ||
搜索关键词: | 基于 网络 数据 深度 内容 过滤 硬件 设备 | ||
【主权项】:
一种基于网络数据深度内容过滤的硬件设备,其特征在于:包括FPGA,所述FPGA连接有用于存储 FPGA 上电初始化代码PROM芯片、用来存储规则表数据的ZBT SRAM芯片、用来缓存网络报文内容的内存模块、用来与RJ45 接口对接、完成将物理链路的信号转换成数字信号的PHY 芯片以及用于实现和主机交换相关信息功能接口;所述FPGA采用xilinx XC5VLX50T‑FF1136器件;所述PROM芯片采用XCF08PVO48C PROM芯片;所述ZBT SRAM芯片有两片;所述内存模块采用DDR2;所述PHY 芯片有两片,均采用以太网芯片88E1111;所述功能接口采用PCI‑E 16X 接口。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于徐州医科大学,未经徐州医科大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201720697320.6/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置