[实用新型]片上系统和移动计算设备有效
申请号: | 201721271902.4 | 申请日: | 2017-09-29 |
公开(公告)号: | CN207440765U | 公开(公告)日: | 2018-06-01 |
发明(设计)人: | G·德索利;T·勃伊施;N·乔拉;S·P·辛格;E·圭德蒂;F·G·德安布罗吉;T·马约;P·S·赞姆博蒂 | 申请(专利权)人: | 意法半导体股份有限公司;意法半导体国际有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华 |
地址: | 意大利阿格*** | 国省代码: | 意大利;IT |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本公开涉及片上系统和移动计算设备。实施例针对实现深度卷积网络异构架构的片上系统(SoC)。SoC包括系统总线、耦合到系统总线的多个可寻址存储器阵列、耦合到系统总线的至少一个应用处理器核心以及耦合到系统总线的可配置的加速器框架。可配置的加速器框架是图像和深度卷积神经网络(DCNN)协同处理系统。SoC还包括耦合到系统总线的多个数字信号处理器(DSP),其中多个DSP与可配置的加速器框架协调功能来执行DCNN。 | ||
搜索关键词: | 系统总线 耦合到 可配置的 片上系统 加速器 移动计算设备 数字信号处理器 卷积神经网络 可寻址存储器 协同处理系统 应用处理器 网络异构 卷积 架构 图像 协调 | ||
【主权项】:
1.一种实现深度卷积神经网络架构的片上系统,所述片上系统包括:系统总线;耦合到所述系统总线的多个可寻址存储器阵列;耦合到所述系统总线的至少一个应用处理器核心;耦合到所述系统总线的可配置的加速器框架,其中所述可配置的加速器框架是图像和深度卷积神经网络DCNN协同处理系统;以及耦合到所述系统总线的多个数字信号处理器DSP,其中所述多个DSP与所述可配置的加速器框架协调功能来执行至少一个DCNN。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体股份有限公司;意法半导体国际有限公司,未经意法半导体股份有限公司;意法半导体国际有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201721271902.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种工程造价专用计算器
- 下一篇:一种中英文自动互译装置