[实用新型]刷新计数器电路、刷新计数器及存储器有效
申请号: | 201721378308.5 | 申请日: | 2017-10-24 |
公开(公告)号: | CN207489475U | 公开(公告)日: | 2018-06-12 |
发明(设计)人: | 不公告发明人 | 申请(专利权)人: | 睿力集成电路有限公司 |
主分类号: | G11C11/406 | 分类号: | G11C11/406;G11C11/408 |
代理公司: | 北京市铸成律师事务所 11313 | 代理人: | 由元;张臻贤 |
地址: | 230000 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型提供一种刷新计数器电路,包括刷新地址模块,刷新地址模块为利用格雷码算法编码的产生地址码的格雷码刷新地址模块;还包括刷新时钟模块,用于产生芯片做一次刷新的时钟信号,并且用于产生芯片上电初始化启动信号,格雷码刷新地址模块接收刷新时钟模块传输的时钟信号;同步地址输出模块,接收刷新时钟模块的时钟信号和电初始化启动信号,并且接收和同步格雷码刷新地址模块产生的格雷码算法编码的地址信号;地址清零模块,接收刷新时钟模块的电初始化启动信号,并且用于接收地址信号并输出到格雷码刷新地址模块;本实用新型利用格雷码作为刷新计数器电路的编址,实现每次最少地址变化,减少组合逻辑的竞争冒险和故障,降低电流消耗。 | ||
搜索关键词: | 地址模块 格雷码 刷新计数器 时钟模块 启动信号 时钟信号 电路 本实用新型 格雷码算法 电初始化 芯片 上电初始化 地址变化 地址信号 电流消耗 接收地址 输出模块 同步地址 组合逻辑 存储器 地址码 编址 清零 传输 输出 | ||
【主权项】:
一种刷新计数器电路,包括刷新地址模块,其特征在于,所述刷新地址模块为利用格雷码算法编码生成刷新地址产生计数的格雷码刷新地址模块;所述刷新计数器电路还包括:刷新时钟模块,用于产生芯片做一次刷新的时钟信号,并且用于产生芯片上电初始化启动信号,所述格雷码刷新地址模块接收刷新时钟模块传输的时钟信号;同步地址输出模块,接收刷新时钟模块的时钟信号和电初始化启动信号,并且接收和同步格雷码刷新地址模块产生的格雷码算法编码的地址信号同时输出同步后的地址信号;地址清零模块,接收刷新时钟模块的电初始化启动信号,并且用于接收同步地址输出模块输出的地址信号并输出到格雷码刷新地址模块直至接收的地址信号循环一周期后产生内部复位信号将地址信号归零。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于睿力集成电路有限公司,未经睿力集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201721378308.5/,转载请声明来源钻瓜专利网。
- 上一篇:一种刷新控制电路及半导体存储器
- 下一篇:多个摄像头同时进行OTP烧录的设备