[实用新型]一种信号源及信号源装置有效
申请号: | 201721454517.3 | 申请日: | 2017-11-03 |
公开(公告)号: | CN207559973U | 公开(公告)日: | 2018-06-29 |
发明(设计)人: | 杜国孟;雒一;郑国敏 | 申请(专利权)人: | 西安雷讯电子科技有限责任公司 |
主分类号: | H03L7/07 | 分类号: | H03L7/07 |
代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 逯长明;许伟群 |
地址: | 710068 陕西省西安市高*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请涉及电力电子技术领域,具体涉及一种信号源及信号源装置。现有的锁相环工作在小数模式下虽然能实现细步进,但是不可避免地会带来小数杂散和整数边界杂散,而影响信号源的正常使用。本申请提供一种信号源,包括锁相环单元,所述锁相环单元包括晶振模块和锁相环模块;所述锁相环模块包括依次连接第一锁相环、混频器、信号处理器和第二锁相环,所述第一锁相环与第三锁相环并联,所述第三锁相环与所述晶振模块相连接,所述第三锁相环与所述混频器相连接。通过多个锁相环嵌套方式处理参考信号,实现最终细步进、高杂散抑制信号输出;合理规划频率、优化频率合成算法,由输出频率逆向计算锁相环寄存器值,从而保证低相噪信号输出。 | ||
搜索关键词: | 锁相环 信号源 杂散 锁相环模块 信号源装置 晶振模块 混频器 细步 电力电子技术领域 嵌套 信号处理器 方式处理 合理规划 频率合成 输出频率 小数模式 信号输出 依次连接 抑制信号 影响信号 寄存器 小数 并联 申请 算法 输出 优化 保证 | ||
【主权项】:
1.一种信号源,其特征在于,包括锁相环单元(13),所述锁相环单元(13)包括晶振模块(1)和锁相环模块(2);所述锁相环模块(2)包括依次连接第一锁相环(3)、混频器(4)、信号处理器(5)和第二锁相环(6),所述第一锁相环(3)与第三锁相环(7)并联,所述第三锁相环(7)与所述晶振模块(1)相连接,所述第三锁相环(7)与所述混频器(4)相连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安雷讯电子科技有限责任公司,未经西安雷讯电子科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201721454517.3/,转载请声明来源钻瓜专利网。
- 上一篇:一种基于MOS管的电平转换电路
- 下一篇:一种模拟电平调节电路