[实用新型]基于FPGA的光通信传输网AMC引接板有效
申请号: | 201721734488.6 | 申请日: | 2017-12-13 |
公开(公告)号: | CN207588879U | 公开(公告)日: | 2018-07-06 |
发明(设计)人: | 王尧;陈伟峰;韩哲;贾朋朋 | 申请(专利权)人: | 天津光电通信技术有限公司 |
主分类号: | H04J3/16 | 分类号: | H04J3/16;H04B10/40 |
代理公司: | 天津中环专利商标代理有限公司 12105 | 代理人: | 王凤英 |
地址: | 300211*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种基于FPGA的光通信传输网AMC引接板。引接板包括供电模块、控制管理模块、时钟模块和业务处理模块,供电模块分别与时钟模块、业务处理模块、控制管理模块连接,时钟模块分别与业务处理模块、控制管理模块连接,时钟模块、业务处理模块和控制管理模块分别与金手指连接,金手指与供电模块连接。通过该引接板可实现多种接入信号的统一处理,包括OTN信号和SDH信号的接入、OTN的FEC纠错、SDH的解映射、SDH的高阶交叉和低阶交叉、SDH的解POS。实现的AMC板满足SDN思想,组成的设备更加灵活,同时使用两片FPGA完成业务处理功能,分工明确,条理清晰,有利于功能的实现。 | ||
搜索关键词: | 控制管理模块 业务处理模块 时钟模块 供电模块 引接板 传输网 金手指 光通信 业务处理功能 低阶交叉 高阶交叉 接入信号 统一处理 解映射 纠错 分工 灵活 清晰 | ||
【主权项】:
1.一种基于FPGA的光通信传输网AMC引接板,其特征在于,包括供电模块、控制管理模块、时钟模块和业务处理模块,供电模块分别与时钟模块、业务处理模块、控制管理模块连接,时钟模块分别与业务处理模块、控制管理模块连接,时钟模块、业务处理模块和控制管理模块分别与金手指连接,金手指与供电模块连接;所述的供电模块包括两种凌特电源芯片,包括一片双路电源芯片和四片四路电源芯片,双路电源芯片的型号为LTM4620,四路电源芯片的型号为LTM4644,所有凌特电源芯片的输入为12V电源,所有凌特电源芯片的输出端和输出端使能信号分别与控制管理模块连接;所述的控制管理模块包括STM32芯片和FLASH,STM32芯片的型号为STM32F437NIH6,FLASH的型号为M25P128,STM32芯片通过SPI口与FLASH相连,用于存储和读取路由信息,实现掉电保护功能,STM32芯片通过FE口与金手指相连,用于与其他板卡进行信息交换,STM32芯片通过GPIO口与供电模块连接,用于控制板卡的上电顺序,STM32芯片通过ADC口与供电模块相连,用于监控电源轨的状态,STM32芯片通过I2C口与时钟模块连接,用于配置与监控时钟芯片工作状态,STM32芯片通过SPI口与业务处理模块连接,用于配置板卡路由信息并监控数据链路状态;所述的时钟模块包括两个ZARLINK时钟芯片和1个本地晶振,ZARLINK时钟芯片型号为ZL30165GDG2,本地晶振型号为530BC155M520DGR,第一片ZARLINK时钟芯片的hpdiff0管脚、hpdiff2管脚、hpdiff4管脚、hpdiff6管脚分别与第二片ZARLINK时钟芯片的Ref0管脚、Ref1管脚、Ref2管脚、Ref3管脚连接,第二片ZARLINK时钟芯片的Ref4管脚连接本地晶振,第二片ZARLINK时钟芯片的Ref5管脚和hpout4管脚连接金手指;所述的业务处理模块包括两片FPGA芯片,FPGA1芯片的型号为XC7K410T‑3FFG900E,FPGA2芯片的型号为XC7K325T‑2FFG900I,FPGA1芯片BANK117的四路SERDES收管脚分别与FPGA2芯片BANK118的四路SERDES发管脚相连,FPGA1芯片BANK118的四路SERDES发管脚分别与FPGA2芯片BANK118的四路SERDES收管脚相连,FPGA1芯片BANK115的四路SERDES收管脚分别与四个光模块的发管脚相连,FPGA1芯片BANK117的四路SERDES发管脚分别与四个光模块的收管脚相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津光电通信技术有限公司,未经天津光电通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201721734488.6/,转载请声明来源钻瓜专利网。
- 上一篇:光信号汇聚设备
- 下一篇:基于FPGA的位同步时钟提取装置