[发明专利]存储器中的延迟回写有效
申请号: | 201780033613.7 | 申请日: | 2017-01-30 |
公开(公告)号: | CN109219850B | 公开(公告)日: | 2023-08-04 |
发明(设计)人: | T·安德烈;S·M·阿拉姆;C·苏博拉玛尼安;J·S·巴尔卡图拉 | 申请(专利权)人: | 艾沃思宾技术公司 |
主分类号: | G11C11/16 | 分类号: | G11C11/16;G11C7/22;G11C7/10;G11C16/32 |
代理公司: | 中国贸促会专利商标事务所有限公司 11038 | 代理人: | 欧阳帆 |
地址: | 美国亚*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 具有对与先前打开的页对应的数据的到阵列的延迟回写的存储器允许避免与回写操作相关联的延迟。在初始激活打开第一页并且对该页的读取/写入操作完成之后,将打开的页回写到存储器单元的阵列被延迟直到完成打开新页的后续激活操作之后。还公开了在没有另一个激活操作的情况下强制回写的技术。 | ||
搜索关键词: | 存储器 中的 延迟 | ||
【主权项】:
1.一种存储器的操作方法,其中所述存储器包括存储器单元的阵列,所述方法包括:接收第一激活命令和与所述存储器内的第一页对应的第一地址;响应于第一激活命令:基于第一地址从存储器单元的阵列中取回与第一页对应的第一页数据;以及将第一页数据存储在所述存储器上的第一高速缓存中;将第一页数据从第一高速缓存传送到第二高速缓存;在接收到第一激活命令后,接收第二激活命令和与所述存储器内的第二页对应的第二地址;响应于第二激活命令:基于第二地址从存储器单元的阵列中取回与第二页对应的第二页数据;以及将第二页数据存储在第一高速缓存中;以及将第一页数据从第二高速缓存写入到存储器单元的阵列中与第一地址对应的位置处。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于艾沃思宾技术公司,未经艾沃思宾技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201780033613.7/,转载请声明来源钻瓜专利网。