[发明专利]神经网络电路装置、神经网络、神经网络处理方法及神经网络的执行程序在审

专利信息
申请号: 201780052989.2 申请日: 2017-11-28
公开(公告)号: CN109844775A 公开(公告)日: 2019-06-04
发明(设计)人: 中原启贵;米川晴义 申请(专利权)人: 国立大学法人东京工业大学
主分类号: G06N3/063 分类号: G06N3/063
代理公司: 北京三聚阳光知识产权代理有限公司 11250 代理人: 程钢
地址: 日本东京都*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种无需批归一化电路的神经网络电路装置、神经网络、神经网络处理方法及神经网络的执行程序。二值化神经网络电路(100)具备:输入输入值x1~xn(xi)(二值)的输入节点及输入加权w1~wn(wi)的输入部(101)、接收输入值x1~xn及加权w1~wn并采用XNOR逻辑的XNOR门电路(102)、输入多位偏置W'的多位偏置W'输入部(110)、取各XNOR逻辑值和多位偏置W'的总和的求和电路(103)及对于取总和后的信号Y仅输出符号位的激活电路(120)。
搜索关键词: 神经网络 神经网络电路 多位 偏置 神经网络处理 归一化电路 激活电路 接收输入 求和电路 输出符号 输入加权 输入节点 二值化 门电路 加权
【主权项】:
1.一种神经网络电路装置,在至少包括输入层、一个以上中间层及输出层的神经网络中,所述神经网络电路装置在所述中间层中,将输入值与权重和偏置相乘,其特征在于,所述神经网络电路装置具备:接收输入值xi及加权wi并进行逻辑运算的逻辑电路部;接收多位偏置W’并取所述逻辑电路部的输出和所述多位偏置W’的总和的求和电路部;及相对取总和后的多位信号Y仅输出符号位的激活电路部。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国立大学法人东京工业大学,未经国立大学法人东京工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201780052989.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top