[发明专利]一种无运放的带隙基准电路有效
申请号: | 201810013863.0 | 申请日: | 2018-01-08 |
公开(公告)号: | CN108037791B | 公开(公告)日: | 2019-10-11 |
发明(设计)人: | 来新泉;王慧;王宇恒;李琴琴 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | G05F1/567 | 分类号: | G05F1/567 |
代理公司: | 陕西电子工业专利中心 61205 | 代理人: | 邵丽丽;王品华 |
地址: | 710071 陕*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种无运放的带隙基准电路,该带隙基准电路包括带隙核心单元、钳位单元和启动单元;带隙核心单元用于产生零温度系数基准电压VREF;钳位单元的输入端分别连接钳位电压VA和钳位电压VB,输出端连接基准电压VREF,与带隙核心单元构成负反馈,用于保证带隙核心单元输出的钳位电压VA与钳位电压VB相等;启动单元的输入端连接钳位电压VB,输出端输出启动信号Vstart至钳位单元,用于保证钳位单元和带隙核心单元在上电时迅速进入正常工作状态。本发明由于未采用运放结构,削弱了失调电压对基准电压VREF的影响,采用电阻比例补偿技术降低了基准电压的温度系数。本发明具有低温漂、低功耗、结构简单的优点,可用于对静态功耗要求高的芯片。 | ||
搜索关键词: | 一种 无运放 基准 电路 | ||
【主权项】:
1.一种无运放的带隙基准电路,包括:带隙核心单元(1)、钳位单元(2)和启动单元(3);其特征在于:所述带隙核心单元(1)用于产生零温度系数基准电压VREF;该带隙核心单元(1)设有三个输出端,其中第一输出端输出钳位电压VB;第二输出端输出钳位电压VA;第三输出端作为整个带隙基准电路的输出,并输出零温度系数基准电压VREF;所述钳位单元(2)设有三个输入端和一个输出端;其中第一输入端连接钳位电压VA,第二输入端连接钳位电压VB,第三输入端连接启动信号Vstart;其输出端连接至带隙核心单元(1)的第三输出端,构成负反馈环路;该钳位单元(2)用于保证钳位电压VA与钳位电压VB相等,从而进一步保证零温度系数基准电压VREF的稳定输出;所述启动单元(3)设有一个输入端和一个输出端,其输入端连接钳位电压VB;其输出端输出启动信号Vstart;该启动单元(3)在上电时保证带隙核心单元(1)和钳位单元(2)迅速进入正常工作状态,并且在其正常工作后及时关断,减少电路功耗;该启动单元(3)包括第三PMOS管MP3、第四PMOS管MP4、第五PMOS管MP5、第六PMOS管MP6,第六NPN三极管Q6和第五电阻R5;其中所述第三PMOS管MP3与第五PMOS管MP5,其栅极相连构成电流镜结构,其源极共同连接电源电压VDD;该第三PMOS管MP3的漏极与自身栅极相连并连接至所述第六NPN三极管Q6的集电极;该第五PMOS管MP5的漏极通过第五电阻R5连接至GND;所述第六NPN三极管Q6,其发射极连接GND,其基极作为启动单元(3)的输入端连接钳位电压VB;所述第四PMOS管MP4,其源极连接电源电压VDD,其栅极连接GND,其漏极连接所述第六PMOS管MP6的源极;所述第六PMOS管MP6,其栅极连接第五PMOS管MP5的漏极,其漏极作为启动单元(3)的输出端输出启动电压Vstart。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810013863.0/,转载请声明来源钻瓜专利网。