[发明专利]一种降低加速器外部数据存储带宽需求的系统和方法有效

专利信息
申请号: 201810037870.4 申请日: 2018-01-16
公开(公告)号: CN108229671B 公开(公告)日: 2022-03-04
发明(设计)人: 李斌;罗聪;吴朝晖 申请(专利权)人: 华南理工大学
主分类号: G06N3/063 分类号: G06N3/063;G06F9/50
代理公司: 广州嘉权专利商标事务所有限公司 44205 代理人: 胡辉
地址: 510640 广*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种降低加速器外部数据存储带宽需求的系统和方法,系统包括:乘法累加计算单元、缓存单元和算术逻辑计算单元,其中所述乘法累加计算单元包括一个由P*P个PE计算子单元组成的计算矩阵,所述计算矩阵用于并行地处理输入数据与权值的乘法累加操作,在所述计算矩阵中,数据向右或者向左地横向流动以及向上或者向下地纵向流动。使得PE计算子单元可以按行和按列加载输入数据,进而使得本系统中的数据具有复用性,减少了数据加载的次数,降低了对数据带宽的占用,从而实现降低卷积神经网络极速器外部数据的存储带宽需求。本发明可以广泛应用于数据处理领域。
搜索关键词: 一种 降低 加速器 外部 数据 存储 带宽 需求 系统 方法
【主权项】:
1.一种降低加速器外部数据存储带宽需求的系统,其特征在于,包括:乘法累加计算单元,用于并行地对输入数据与权值进行处理以及向缓存单元或者算术逻辑单元输出数据,所述处理包括乘法累加操作、比较操作、批标准化操作和激活操作;所述乘法累加计算单元包括一个由P*P个PE计算子单元组成的计算矩阵,所述计算矩阵用于并行地处理输入数据与权值的乘法累加操作,在所述计算矩阵中,数据向右或者向左地横向流动以及向上或者向下地纵向流动,所述P为正整数;缓存单元,用于存储乘法累加计算单元或者算术逻辑计算单元输出的数据;算术逻辑计算单元,用于对乘法累加计算单元的输出数据和缓存单元中缓存的数据进行加减操作;所述乘法累加计算单元、片上分布式缓存单元和算术逻辑计算单元之间两两相互连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华南理工大学,未经华南理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810037870.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top