[发明专利]一种基于FPGA数据位宽转换方法在审
申请号: | 201810037947.8 | 申请日: | 2018-01-16 |
公开(公告)号: | CN108418587A | 公开(公告)日: | 2018-08-17 |
发明(设计)人: | 陈勇 | 申请(专利权)人: | 四川安迪科技实业有限公司 |
主分类号: | H03M9/00 | 分类号: | H03M9/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 629000 四川省成都*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种基于FPGA数据位宽转换方法,基于直接数字式频率合成器DDS相位累加实现:所述直接数字式频率合成器DDS满足以下条件:fo=K/2^N*fi;其中fo为输出频率;K为频率控制字;N为频率控制字K和累加和的位宽;fi为输入时钟的频率。本发明有助于实现任意位宽数据转换。 | ||
搜索关键词: | 直接数字式频率合成器 数据位宽转换 频率控制字 位宽 输出频率 输入时钟 数据转换 相位累加 累加和 | ||
【主权项】:
1.一种基于FPGA数据位宽转换方法,其特征在于,基于直接数字式频率合成器DDS相位累加实现:所述直接数字式频率合成器DDS满足以下条件:fo=K/2^N*fi;其中fo为输出频率;K为频率控制字;N为频率控制字K和累加和的位宽;fi为输入时钟的频率。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川安迪科技实业有限公司,未经四川安迪科技实业有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810037947.8/,转载请声明来源钻瓜专利网。
- 上一篇:单端输出的电流舵数模转换电路
- 下一篇:低延迟极化码译码器