[发明专利]一种基于FPGA的极化码编码器硬件实现方法有效
申请号: | 201810107445.8 | 申请日: | 2018-02-02 |
公开(公告)号: | CN108304658B | 公开(公告)日: | 2020-05-19 |
发明(设计)人: | 王秀敏;吴卓铤;王怡;李君;洪波 | 申请(专利权)人: | 中国计量大学 |
主分类号: | G06F30/34 | 分类号: | G06F30/34;H04L1/00 |
代理公司: | 杭州钤韬知识产权代理事务所(普通合伙) 33329 | 代理人: | 赵杰香 |
地址: | 310016 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FPGA的极化码编码器硬件实现方法,该方法主要针对极化码编码结构的前后级之间关联性较强所导致的并行结构设计困难等问题,在总结出极化码编码生成矩阵规律的基础上,设计出一种简化运算的方法。该方法只需进行生成矩阵第一列的运算,而后根据规律可以得到整个编码结果。该方法在解决并行问题的基础上还引入了ROM查表法作为初始计算单元,从而大大提高了编码器整体的运算速度。 | ||
搜索关键词: | 一种 基于 fpga 极化 编码器 硬件 实现 方法 | ||
【主权项】:
1.一种基于FPGA的极化码编码器硬件实现方法,其特征在于该方法包括以下步骤:(1)找出生成矩阵的结构规律,设计G矩阵计算的简化方法;(2)构建用于8位编码查表的ROM;
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国计量大学,未经中国计量大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810107445.8/,转载请声明来源钻瓜专利网。