[发明专利]一种基于FinFET晶体管的钟控D触发器有效
申请号: | 201810109460.6 | 申请日: | 2018-02-05 |
公开(公告)号: | CN108494382B | 公开(公告)日: | 2019-10-25 |
发明(设计)人: | 胡建平;朱昊天;柯声伟 | 申请(专利权)人: | 宁波大学 |
主分类号: | H03K3/012 | 分类号: | H03K3/012;H03K3/027 |
代理公司: | 宁波奥圣专利代理事务所(普通合伙) 33226 | 代理人: | 方小惠 |
地址: | 315211 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FinFET晶体管的钟控D触发器,包括主锁存器和从锁存器,钟控D触发器还包括时钟控制电路,时钟控制电路包括第一反相器和第二反相器,主锁存器包括第一FinFET管、第二FinFET管、第三FinFET管、第四FinFET管和第三反相器,从锁存器包括第五FinFET管、第六FinFET管、第七FinFET管、第八FinFET管和第四反相器,第五FinFET管和第六FinFET管均为P型FinFET管;优点是由此在不影响电路性能的情况下,电路面积、功耗和功耗延时积均较小。 | ||
搜索关键词: | 反相器 钟控 时钟控制电路 从锁存器 主锁存器 功耗延时 影响电路 功耗 电路 | ||
【主权项】:
1.一种基于FinFET晶体管的钟控D触发器,包括主锁存器和从锁存器,其特征在于所述的钟控D触发器还包括时钟控制电路,所述的时钟控制电路包括第一反相器和第二反相器,所述的第一反相器的输入端为所述的时钟控制电路的时钟输入端,用于接入时钟信号,所述的第一反相器的输出端和所述的第二反相器的输入端连接且其连接端为所述的时钟控制电路的反相时钟输出端,所述的第二反相器的输出端为所述的时钟控制电路的时钟输出端;所述的主锁存器包括第一FinFET管、第二FinFET管、第三FinFET管、第四FinFET管和第三反相器,所述的第一FinFET管和所述的第二FinFET管均为P型FinFET管,所述的第三FinFET管和所述的第四FinFET管均为N型FinFET管,所述的第一FinFET管鳍的数量为2,所述的第二FinFET管鳍的数量为2,所述的第三FinFET管鳍的数量为1,所述的第四FinFET管鳍的数量为1;所述的第一FinFET管的源极接入电源,所述的第一FinFET管的前栅和所述的第四FinFET管的前栅连接且其连接端为所述的主锁存器的时钟输入端,所述的主锁存器的时钟输入端和所述的时钟控制电路的时钟输出端连接,所述的第一FinFET管的漏极和所述的第二FinFET管的源极连接,所述的第二FinFET管的前栅和所述的第三FinFET管的前栅连接且其连接端为所述的主锁存器的反相时钟输入端,所述的主锁存器的反相时钟输入端和所述的时钟控制电路的反相时钟输出端连接,所述的第二FinFET管的漏极、所述的第三FinFET管的漏极、所述的第四FinFET管的漏极和所述的第三反相器的输入端连接,所述的第二FinFET管的背栅和所述的第三FinFET管的背栅连接且其连接端为所述的主锁存器的数据输入端,用于接入外部数据,所述的第一FinFET管的背栅、所述的第四FinFET管的背栅和所述的第三反相器的输出端连接且其连接端为所述的主锁存器的数据输出端,所述的第三FinFET管的源极和所述的第四FinFET管的源极均接地;所述的从锁存器包括第五FinFET管、第六FinFET管、第七FinFET管、第八FinFET管和第四反相器,所述的第五FinFET管和所述的第六FinFET管均为P型FinFET管,所述的第七FinFET管和所述的第八FinFET管均为N型FinFET管,所述的第五FinFET管鳍的数量为2,所述的第六FinFET管鳍的数量为2,所述的第七FinFET管鳍的数量为1,所述的第八FinFET管鳍的数量为1;所述的第五FinFET管的源极接入电源,所述的第五FinFET管的前栅和所述的第七FinFET管的前栅连接且其连接端为所述的从锁存器的时钟输入端,所述的从锁存器的时钟输入端和所述的时钟控制电路的时钟输出端连接,所述的第五FinFET管的漏极和所述的第六FinFET管的源极连接,所述的第六FinFET管的前栅和所述的第八FinFET管的前栅连接且其连接端为所述的从锁存器的反相时钟输入端,所述的从锁存器的反相时钟输入端和所述的时钟控制电路的反相时钟输出端连接,所述的第五FinFET管的背栅和所述的第七FinFET管的背栅连接且其连接端为所述的从锁存器的数据输入端,所述的从锁存器的数据输入端和所述的主锁存器的数据输出端连接,所述的第六FinFET管的背栅、所述的第八FinFET管的背栅和所述的第四反相器的输出端连接且其连接端为所述的从锁存器的数据输出端,用于输出触发信号,所述的第六FinFET管的漏极、所述的第七FinFET管的漏极、所述的第八FinFET管的漏极和所述的第四反相器的输入端连接且其连接端为所述的从锁存器的反相数据输出端,用于输出反相触发信号,所述的第七FinFET管的源极和所述的第八FinFET管的源极均接地;所述的第三FinFET管、所述的第四FinFET管、所述的第七FinFET管和第八FinFET管均为高阈值FinFET管,所述的第一FinFET管、所述的第二FinFET管、所述的第五FinFET管和所述的第六FinFET管均为低阈值FinFET管。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于宁波大学,未经宁波大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810109460.6/,转载请声明来源钻瓜专利网。
- 上一篇:射频匹配器及短波治疗仪
- 下一篇:一种用于振荡器的修调电路