[发明专利]多接口CPU模块在审

专利信息
申请号: 201810111319.X 申请日: 2018-02-05
公开(公告)号: CN108153686A 公开(公告)日: 2018-06-12
发明(设计)人: 夏好广;王立文;黄志平;张明;余健;王刚;阎兆允;陈锦熠;谷学冕 申请(专利权)人: 中国铁道科学研究院;北京纵横机电技术开发公司;中国铁道科学研究院机车车辆研究所
主分类号: G06F13/10 分类号: G06F13/10;G06F15/17;G06F15/78
代理公司: 北京三友知识产权代理有限公司 11127 代理人: 王涛;贾磊
地址: 100081*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种多接口CPU模块,包括:SOC部分,包括至少两路PCIE接口、两组USB接口、一组LPC接口、一组SATA接口、两组UART接口、一组SPI接口、一组VGA接口、一组存储控制接口及一组内存控制接口;存储部分,其内存芯片通过内存控制接口与SOC部分连接,其存储芯片通过一组SATA接口与SOC部分连接;PCIE部分,两路PCIE接口分别通过一个以太网桥片连接至以太网接口,以太网接口连接至连接器;ISA部分,其ISA桥片通过LPC接口连接至SOC部分,SIA桥片从SOC部分得到的ISA信号,通过ISA总线同时传输至连接器及FPGA的I/O引脚;FPGA根据时序要求引出I/O到连接器;FPGA连接至CAN控制器,通过CAN总线连接至连接器。本发明可以解决现有技术中CPU无法与ISA总线直接通讯的问题以及接口资源不丰富的问题。
搜索关键词: 连接器 内存控制接口 以太网接口 多接口 两路 两组 桥片 存储芯片 接口资源 控制接口 内存芯片 时序要求 以太网桥 直接通讯 组存储 存储 传输
【主权项】:
一种多接口CPU模块,其特征在于,包括:SOC部分、存储部分、PCIE部分、ISA部分及连接器;所述SOC部分,包括至少两路PCIE接口、两组USB接口、一组LPC接口、一组SATA接口、两组UART接口、一组SPI接口、一组VGA接口、一组存储控制接口及一组内存控制接口;所述存储部分,由内存芯片及存储芯片组成,所述内存芯片通过所述内存控制接口与所述SOC部分连接,所述存储芯片通过一组所述SATA接口与所述SOC部分连接;所述PCIE部分,包括两个以太网桥片,两路PCIE接口分别通过一个以太网桥片连接至以太网接口,所述以太网接口连接至连接器;所述ISA部分,包括ISA桥片、FPGA及CAN控制器;所述ISA桥片通过所述LPC接口连接至所述SOC部分,SIA桥片从所述SOC部分得到的ISA信号,通过一ISA总线同时传输至所述连接器及所述FPGA的I/O引脚,FPGA一部分I/O引出到所述连接器作为辅助的输出片选信号或输入中断信号;所述FPGA连接至所述CAN控制器,所述CAN控制器通过CAN总线连接至所述连接器;所述连接器通过两组USB接口、两组UART接口、一组SPI接口及一组VGA接口连接至所述SOC部分。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国铁道科学研究院;北京纵横机电技术开发公司;中国铁道科学研究院机车车辆研究所,未经中国铁道科学研究院;北京纵横机电技术开发公司;中国铁道科学研究院机车车辆研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810111319.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top