[发明专利]一种MIPI C-Phy RX端的输入信号解码电路有效

专利信息
申请号: 201810149824.3 申请日: 2018-02-13
公开(公告)号: CN108280039B 公开(公告)日: 2021-02-26
发明(设计)人: 季翔宇;陈余;陶成 申请(专利权)人: 龙迅半导体(合肥)股份有限公司
主分类号: G06F13/40 分类号: G06F13/40;G06F13/38;G06F13/42
代理公司: 北京集佳知识产权代理有限公司 11227 代理人: 张忠魁;王宝筠
地址: 230601 安徽省合肥市*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请提供了一种MIPI C‑Phy RX端的输入信号解码电路,包括均衡电路模块、时钟恢复电路模块和解码电路模块。均衡电路模块与MIPI的TX端通过三条信号线相连接,用于对信号线上的信号进行采样,得到第一数据信号、第二数据信号和第三数据信号;时钟恢复电路用于根据第一数据信号、第二数据信号和第三数据信号解析出工作时钟信号;解码电路模块用于根据第一数据信号、第二数据信号、第三数据信号和工作时钟信号输出Flip信号、Rotation信号和Polarity信号,Flip信号、Rotation信号和Polarity信号用于输出到MIPI的串并转换电路得到21bit并行数据。通过上述的电路对TX端输出的信号进行变换,最终得到21bit并行数据,恢复出TX端数据从而使MIPI能够进行正常的通信。
搜索关键词: 一种 mipi phy rx 输入 信号 解码 电路
【主权项】:
1.一种MIPI C‑Phy RX端的输入信号解码电路,其特征在于,包括均衡电路模块、时钟恢复电路模块、解码电路模块和串并转换模块,其中:所述均衡电路模块与MIPI的TX端通过三条信号线相连接,用于对所述信号线上的信号进行采样,得到第一数据信号、第二数据信号和第三数据信号;所述时钟恢复电路模块用于根据所述第一数据信号、所述第二数据信号和所述第三数据信号解析出工作时钟信号;所述解码电路模块用于根据所述第一数据信号、所述第二数据信号、所述第三数据信号和所述工作时钟信号输出Flip信号、Rotation信号和Polarity信号;所述串并转换模块用于根据所述Flip信号、所述Rotation信号和所述Polarity信号输出21bit并行数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于龙迅半导体(合肥)股份有限公司,未经龙迅半导体(合肥)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810149824.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top