[发明专利]一种可降低功率MOS器件栅极电阻的制造方法有效

专利信息
申请号: 201810180643.7 申请日: 2018-03-05
公开(公告)号: CN108428628B 公开(公告)日: 2020-07-28
发明(设计)人: 徐达武;蒋正洋;李雪梅 申请(专利权)人: 华润微电子(重庆)有限公司
主分类号: H01L21/283 分类号: H01L21/283
代理公司: 上海申新律师事务所 31272 代理人: 俞涤炯
地址: 400000 重庆市*** 国省代码: 重庆;50
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种可降低功率MOS器件栅极电阻的制造方法,应用于半导体制造领域,其中,包括:提供一硅基底,在硅基底表生长一外延层;在外延层上形成沟槽结构;进行源区、体区的离子注入掺杂,在表面淀积一金属薄层;进行两次高低温的快速退火;刻蚀掉多余的金属;在金属薄层上进行介质层的淀积、回流;对介质层、金属薄层、外延层进行光刻、刻蚀,形成接触孔;在介质层表面进行金属淀积,随后光刻、刻蚀形成栅极和源极。上述技术方案的有益效果在于通过优化加工工序及器件结构,在源区注入之后淀积一层金属薄膜,并搭配两次高低温的快速热退火工艺,在栅极和源极表面形成自对准硅化物,减小晶体管的寄生电阻。
搜索关键词: 一种 降低 功率 mos 器件 栅极 电阻 制造 方法
【主权项】:
1.一种可降低功率MOS器件栅极电阻的制造方法,应用于半导体制造领域,其特征在于,提供一硅衬底,还包括以下步骤:步骤S1、于所述硅衬底表面依次生长一外延层、一第一掩膜层,图案化所述第一掩膜层,于对应沟槽位置形成工艺窗口;步骤S2、通过所述第一掩膜层对所述外延层进行刻蚀,至所述外延层一预定深度,以形成沟槽;随后去除所述第一掩膜层;步骤S3、于所述沟槽内壁和所述外延层表面生长一牺牲氧化层,对所述牺牲氧化层进行刻蚀,随后于所述牺牲氧化层表面生长一栅氧化层;步骤S4、于所述栅氧化层表面淀积一多晶硅层,对所述多晶硅层进行刻蚀,至露出所述栅极氧化层;步骤S5、于对应体区、源区位置进行离子注入;步骤S6、对所述栅氧化层进行刻蚀,以暴露所述外延层步骤S7、于所述外延层表面和所述多晶硅层表面淀积一金属薄层,并进行退火;步骤S8、于所述金属薄层表面形成一第二掩膜层,图案化所述第二掩膜层,于所述沟槽两端对应位置形成工艺窗口;步骤S9、通过所述第二掩膜层对所述金属薄层进行刻蚀,至露出所述栅氧化层,随后去除所述第二掩膜层;步骤S10、于所述金属薄层表面和所述栅氧化层表面依次形成一层间介质层和一第三掩膜层,图案化所述第三掩膜层,于接触孔位置形成工艺窗口;步骤S11、通过所述第三掩膜层进行刻蚀,贯通所述层间介质层、所述金属薄层,停留至所述外延层一定深度,形成所述接触孔;步骤S12、于所述接触孔内壁和所述层间介质层表面淀积一金属层。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华润微电子(重庆)有限公司,未经华润微电子(重庆)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810180643.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top