[发明专利]兼容IEEE 802.11n标准的LDPC编码系统及方法、LDPC编码器有效

专利信息
申请号: 201810202073.7 申请日: 2018-03-12
公开(公告)号: CN108566210B 公开(公告)日: 2021-10-22
发明(设计)人: 宫丰奎;江新远;李果;张南 申请(专利权)人: 西安电子科技大学
主分类号: H03M13/11 分类号: H03M13/11;H03M13/00;H04L1/00
代理公司: 西安长和专利代理有限公司 61227 代理人: 黄伟洪
地址: 710071 陕西省*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于用数据表示中的冗余项检错或前向纠错技术领域,公开了一种兼容IEEE 802.11n标准的LDPC编码系统及方法,Z比特寄存器模块、参数控制模块、桶形移位模块、校验位p0计算模块、编码中间信息λ计算模块、校验位pi计算模块、校验位pi’计算模块、信息位mj与校验位pi缓存模块、校验位pi’缓存模块、编码输出模块。通过增加一个二输入异或加法器和一个寄存器,可以实现编码器两路并行编码,大幅度缩短LDPC编码器的编码时延,从而实现吞吐率的增加。本发明使用了并行计算的思想,增加了少量的硬件资源消耗,换取了编码器吞吐率的大幅度提升;使用的编码算法复杂度低,吞吐率高,适合于硬件实现。
搜索关键词: 兼容 ieee 802.11 标准 ldpc 编码 系统 方法 编码器
【主权项】:
1.一种兼容IEEE 802.11n标准的LDPC编码系统,其特征在于,所述兼容IEEE 802.11n标准的LDPC编码系统包括:Z比特寄存器模块,用于对低密度奇偶校验码输入编码器的每Z个比特信息位按顺序进行缓存;参数控制模块,用于生成LDPC校验矩阵的地址参数s1和s2;桶形移位模块,用于按照地址参数s1对Z比特的信息位进行移位;校验位p0计算模块,用于计算校验位p0;编码中间信息λ计算模块,用于计算编码中间信息λ;校验位pi计算模块,用于计算校验位pi;校验位pi’计算模块,用于计算校验位pi’;信息位mj与校验位pi缓存模块,用于顺序存储信息位mj与校验位pi;校验位pi’缓存模块,用于顺序存储校验位pi’;编码输出模块,用于从信息位mj与校验位pi缓存模块和校验位pi’缓存模块顺序地输出mj、pi和pi’,完成编码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810202073.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top