[发明专利]一种高稳定性的低压差稳压器以及多路供电装置在审
申请号: | 201810203355.9 | 申请日: | 2018-03-13 |
公开(公告)号: | CN108459649A | 公开(公告)日: | 2018-08-28 |
发明(设计)人: | 李启同;田凤英;约翰利斯特 | 申请(专利权)人: | 李启同 |
主分类号: | G05F1/56 | 分类号: | G05F1/56 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100871 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及集成芯片技术领域,尤其涉及的是一种高稳定性的低压差稳压器以及多路供电装置,包括初调电路、降噪电路、误差放大器电路和输出级电路;所述多路供电装置包括前级电源,切换电路,主级低压差稳压器,次级低压差稳压器,以及负载。本发明在传统低压差线性稳压器的基础上进行改进,具有较好的稳定性和降噪性能;多路供电装置扩大了低压差稳压器的应用范围,使电路具有不同的供电模式。 | ||
搜索关键词: | 低压差稳压器 多路供电装置 电路 高稳定性 误差放大器电路 输出级电路 线性稳压器 传统低压 供电模式 集成芯片 降噪电路 前级电源 降噪 主级 应用 改进 | ||
【主权项】:
1.一种高稳定性的低压差稳压器,其特征在于,包括初调电路、降噪电路、误差放大器电路和输出级电路;所述初调电路包括放大器OP1和电阻R1、R2,放大器OP1的正相输入端连接所述基准电压VREF,输出端连接电阻R1的一端,电阻R1的另一端连接放大器OP1的反相输入端和电阻R2的一端,电阻R2的另一端接地;所述降噪电路包括PMOS管P1、P2,NMOS管N1和电流源Ic;所述PMOS管P2的源极连接放大器OP1的输出端和PMOS管P1的源极,漏极与栅极相连并连接PMOS管P1的栅极以及电流源Ic的电流流入端,电流源Ic的电流流出端接地;NMOS管N1的栅极连接PMOS管P1的漏极,源极与漏极均接地;所述误差放大器电路包括放大器OP2,其正相输入端连接PMOS管P1的漏极;所述输出级电路包括PMOS管P3、NMOS管N2、功率管MP和电流源Io以及外接电容C1;PMOS管P3的源极连接电压VDD,栅极与漏极相连并连接NMOS管N2的漏极和功率管MP的栅极;NMOS管N2的栅极连接放大器OP2的输出端,源极接地;功率管MP的源极连接电压VDD,漏极连接放大器OP2的反相输入端电流源Io的电流流入端,电流源Io的电流流出端接地;外接电容C1的一端连接功率管MP的漏极并作为输出电压VOUT的输出端,另一端接地。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于李启同,未经李启同许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810203355.9/,转载请声明来源钻瓜专利网。