[发明专利]读取电压最佳化方法以及存储控制器有效
申请号: | 201810224434.8 | 申请日: | 2018-03-19 |
公开(公告)号: | CN110289036B | 公开(公告)日: | 2021-05-18 |
发明(设计)人: | 萧又华;刘笠勋 | 申请(专利权)人: | 深圳大心电子科技有限公司 |
主分类号: | G11C16/10 | 分类号: | G11C16/10;G11C16/14;G11C16/26 |
代理公司: | 深圳壹舟知识产权代理事务所(普通合伙) 44331 | 代理人: | 寇闯 |
地址: | 518057 广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种读取电压最佳化方法以及存储控制器。所述方法包括选择多个字线中的目标字线;利用不同的X个读取电压组分别读取所述目标字线的多个目标存储单元,以获得对应的X个葛雷码总和组;计算所述X个葛雷码总和组中每两个相邻的葛雷码总和组各自的N‑1个葛雷码计数总和中排序相同的两个葛雷码计数总和之间的葛雷码计数总和差值,以获得对应所有所述每两个葛雷码总和组的X‑1个葛雷码计数总和差值组;以及根据所述X‑1个葛雷码计数总和差值组,从属于所述X个读取电压组中的X*(N‑1)个读取电压中决定N‑1个最佳化读取电压。 | ||
搜索关键词: | 读取 电压 最佳 方法 以及 存储 控制器 | ||
【主权项】:
1.一种读取电压最佳化方法,适用于配置有可复写式非易失性存储器模块的存储装置,其中所述可复写式非易失性存储器模块具有多个字线,其中所述多个字线的每一个字线包括多个存储单元,其中所述多个存储单元中的每一个存储单元用以被程序化以存储对应不同的多个葛雷码的其中之一的比特值,并且所述多个葛雷码的总数为N,N为大于2的第一预定正整数,所述方法包括:选择所述多个字线中的目标字线,其中所述目标字线的多个目标存储单元皆已被程序化;利用不同的X个读取电压组分别读取所述多个目标存储单元,以获得对应的X个葛雷码总和组,其中X为第二预定正整数,并且所述X个读取电压组以及对应的所述X个葛雷码总和组皆以第一预定顺序排列,其中所述X个读取电压组中相邻的两个读取电压组之间的电压差值为第一预定电压差,其中每一个所述X个读取电压组具有依据第二预定顺序排列的N‑1个读取电压,并且每一个所述X个葛雷码总和组具有依据所述第二预定顺序排列的N‑1个葛雷码计数总和,其中所述N‑1个葛雷码计数总和中的第j个葛雷码计数总和对应所述N‑1个读取电压中的第j个读取电压;根据所述第一预定顺序,选择所述X个葛雷码总和组中每两个相邻的葛雷码总和组,并且根据所述第二预定顺序计算被选择每两个葛雷码总和组各自的N‑1个葛雷码计数总和中排序相同的两个葛雷码计数总和之间的葛雷码计数总和差值,以获得对应所有所述被选择每两个葛雷码总和组的X‑1个葛雷码计数总和差值组,其中每一个所述X‑1个葛雷码计数总和差值组具有依据所述第二预定顺序所排序的N‑1个葛雷码计数总和差值,并且所述N‑1个葛雷码计数总和差值中的第j个葛雷码计数总和差值对应所述N‑1个读取电压中的第j个读取电压;以及根据每一个所述X‑1个葛雷码计数总和差值组所具有的所述N‑1个葛雷码计数总和差值,从属于所述X个读取电压组中的X*(N‑1)个读取电压中决定对应所述第二预定顺序的N‑1个最佳化读取电压,以组成对应所述目标字线的最佳化读取电压组。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳大心电子科技有限公司,未经深圳大心电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810224434.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种存储单元阵列外围电路及存储器件
- 下一篇:非易失存储器读出电路及读出方法