[发明专利]一种综合混沌电路有效
申请号: | 201810228649.7 | 申请日: | 2018-03-20 |
公开(公告)号: | CN108183787B | 公开(公告)日: | 2021-08-17 |
发明(设计)人: | 摆玉龙;魏强;韩佳芳;段济开;常明恒;苏坤;马小艳 | 申请(专利权)人: | 西北师范大学 |
主分类号: | H04L9/00 | 分类号: | H04L9/00 |
代理公司: | 北京世誉鑫诚专利代理有限公司 11368 | 代理人: | 孙国栋 |
地址: | 730070 甘肃省兰州*** | 国省代码: | 甘肃;62 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种综合混沌电路,由四个通道组成,包括四个模拟乘法器和八个运算放大器以及若干的电阻和电容。本发明电路中除了部分固定电阻直接焊接到电路板中,其余电阻和电容是可以变换的,元件的底座焊接到电路板中,在确定电容的情况下,根据具体电路计算电路中所需要的电阻值,选择相应阻值的电位器插入相应底座中,再根据电路进行连接,即可得到相应混沌系统的电路,该电路板可移植性强,在混沌电路研究以及非线性混沌电路教学过程中具有重要的应用价值。 | ||
搜索关键词: | 一种 综合 混沌 电路 | ||
【主权项】:
1.一种综合混沌电路,其特征在于:包括四个模拟乘法器和八个运算放大器;所述第一运算放大器U1反相输入端与输出端之间设有第一电容C1,第一运算放大器U1的输出端输出即为x/y/z/u,第一运算放大器U1输出端与第五电阻R5相连,第一运算放大器U1反相输入端标有序号1/2/3,可与第一电阻R1一侧的序号1、第二电阻R2一侧的序号2、第三电阻R3一侧的序号3相连,第一电阻R1另一端可与x/y/z/u/‑x/‑y/‑z/‑u的输出端相连,第二电阻R2另一端也可与x/y/z/u/‑x/‑y/‑z/‑u的输出端相连,第三电阻R3另一端与模拟乘法器A1的输出端相连,模拟乘法器A1的两个输入端中的一个与模拟乘法器A2的输出端相连,另一端可与x/y/z/u/‑x/‑y/‑z/‑u相连,模拟乘法器A2的两个输入端可与x/y/z/u/‑x/‑y/‑z/‑u相连,第一运算放大器U1的同相输入端接地;当混沌电路方程中含有三个非线性项相乘时,可选择此通道;第三运算放大器U3反相输入端与输出端之间设有第一电容C2,第三运算放大器U3的输出端输出即为x/y/z/u,第三运算放大器U3输出端与第五电阻R10相连,第三运算放大器U3反相输入端标有序号1/2/3,可与第六电阻R6一侧的序号1、第七电阻R7一侧的序号2、第八电阻R8一侧的序号3相连,第六电阻R6另一端可与x/y/z/u/‑x/‑y/‑z/‑u的输出端相连,第七电阻R7另一端可与x/y/z/u/‑x/‑y/‑z/‑u的输出端相连,第八电阻R8另一端与模拟乘法器A3的输出端相连,模拟乘法器A3的两个输入端分别于x/y/z/u/‑x/‑y/‑z/‑u的输出端连接,第三运算放大器U3的同相输入端接地;第五运算放大器U5反相输入端与输出端之间设有第一电容C3,第五运算放大器U5的输出端输出即为x/y/z/u,第五运算放大器U5输出端与第十五电阻R15相连,第五运算放大器U5反相输入端标有序号1/2/3,可与第十一电阻R11一侧的序号1、第十二电阻R12一侧的序号2、第十三电阻R13一侧的序号3相连,第十一电阻R11另一端可与x/y/z/u/‑x/‑y/‑z/‑u的输出端相连,第十二电阻R12另一端可与x/y/z/u/‑x/‑y/‑z/‑u的输出端相连,第十三电阻R13另一端与模拟乘法器A4的输出端相连,模拟乘法器A4的两个输入端分别于x/y/z/u/‑x/‑y/‑z/‑u的输出端连接,第五运算放大器U5的同相输入端接地;第七运算放大器U7反相输入端与输出端之间设有第一电容C4,第七运算放大器U7的输出端输出即为x/y/z/u,第七运算放大器U7输出端与第二十电阻R20相连,第七运算放大器U7反相输入端标有序号1/2/3,可与第十六电阻R16一侧的序号1、第十七电阻R17一侧的序号2、第十八电阻R18一侧的序号3相连,第十六电阻R16另一端可与x/y/z/u/‑x/‑y/‑z/‑u的输出端相连,第十七电阻R17另一端可与x/y/z/u/‑x/‑y/‑z/‑u的输出端相连,第十八电阻R18另一端与模拟乘法器A5的输出端相连,模拟乘法器A5的两个输入端分别于x/y/z/u/‑x/‑y/‑z/‑u的输出端连接,第七运算放大器U7的同相输入端接地;第二运算放大器U2反相输入端与第五个电阻R5连接,第二运算放大器U2的同相输入端接地,第二运算放大器U2的反相输入端与输出端之间设有第四电阻R4,第二运算放大器U2输出端即为‑x/‑y/‑z/‑u输出端;第四运算放大器U4反相输入端与第十电阻R10连接,第四运算放大器U4同相输入端接地,第四运算放大器U4反相输入端与输出端之间连接第九电阻R9,第四运算放大器U4输出端即为‑x/‑y/‑z/‑u输出端;第六运算放大器U6反相输入端与第十五电阻R15连接,第六运算放大器U6同相输入端接地,第六运算放大器U6反相输入端与输出端之间连接第十四电阻R14,第六运算放大器U6输出端即为‑x/‑y/‑z/‑u输出端;第八运算放大器U8反相输入端与第二十电阻R20连接,第八运算放大器U8同相输入端接地,第八运算放大器U8反相输入端与输出端之间连接第十九电阻R19,第八运算放大器U8输出端即为‑x/‑y/‑z/‑u输出端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西北师范大学,未经西北师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810228649.7/,转载请声明来源钻瓜专利网。