[发明专利]吉比特率量级并行编码与调制的无线数据传输方法在审
申请号: | 201810254483.6 | 申请日: | 2018-03-26 |
公开(公告)号: | CN108551384A | 公开(公告)日: | 2018-09-18 |
发明(设计)人: | 王宇舟;马力科;韩锞;唐赛芬;刘红伟 | 申请(专利权)人: | 西南电子技术研究所(中国电子科技集团公司第十研究所) |
主分类号: | H04L1/00 | 分类号: | H04L1/00;H04L27/20;H04L27/227 |
代理公司: | 成飞(集团)公司专利中心 51121 | 代理人: | 郭纯武 |
地址: | 610036 四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 发明提出了一种吉比特率量级并行编码与调制的无线数据传输方法,以解决高速实现与复杂度大、并行实现与资源消耗大的矛盾,本发明通过下述技术方案予以实现:在FPGA中,分帧模块将输入的32bit位宽数据流分解成4路并行8bit位宽的数据,分别送到4个并行8bit位宽的成帧模块、分组编码模块和加扰模块进行8bit位宽处理,再由合帧模块合成32bit位宽的数据流,送32路并行的卷积编码与打孔模块、码型变换和差分模块进行32bit位宽处理,然后8路并行的8bit位宽星座点数据送入并行符号内插模块,内插输出I、Q两路并行48路12bit并行调制数据,正交调制模块将I、Q两路并行48路12bit并行调制数据分别与两路并行48路12bit并行正交载波数据相乘,求和完成正交调制。 | ||
搜索关键词: | 并行 位宽 两路 并行调制数据 无线数据传输 并行编码 比特率 内插 调制 正交调制模块 数据流分解 并行符号 并行实现 成帧模块 打孔模块 分组编码 加扰模块 卷积编码 码型变换 模块合成 数据相乘 星座点数 正交调制 正交载波 资源消耗 数据流 分模块 复杂度 求和 分帧 送入 输出 矛盾 | ||
【主权项】:
1.一种吉比特率量级并行编码与调制的无线数据传输方法,具有如下技术特征:在现场可编程门阵列FPGA中,用户数据按64bit位宽通过输入接口送到数据缓存器,数据流控模块根据编码后数据缓存的数据量状态,向数据缓存器发出数据流控命令,数据缓存器收到命令后,将4帧数据发送到分帧模块,分帧模块将数据缓存器输入的32bit位宽数据,按帧分成并行的4个并行8bit位宽的数据帧;然后将4路并行数据分别送到4个并行的成帧模块、分组编码模块和加扰模块,成帧模块完成帧同步头、帧计数、以及按卫星规定格式的帧头填充添加相应的CCSDS标准的AOS帧头格式数据内容,分组编码模块完成RS卷积码或低密度奇偶校验码LDPC编码,加扰模块完成数据加扰;4个并行加扰模块输出的数据送到合帧模块,再次被合帧为32bit宽度的数据;合帧模块处理以后的32bit位宽度数据顺次通过RS卷积编码与打孔模块、码形变换模块与差分编码模块分别完成卷积编码格式的卷积编码,卷积打孔,实现非归零差分相移键控码型NRZ‑L/M/S码型变换、双相码‑L/M/S多种模式的码型变换和多种格雷差分编码Gray,完成bit流吞吐量达到的4.8Gbps之后的编码数据经后续并行内插输出为I、Q两路并行48路数据、并通过成形滤波器以后,送到正交调制器调制为48路并行调制信号输出,然后合路成4路1.6GHz速率的数据,送到工作在6.4GHz的高速数模DA进行数模变换数据处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西南电子技术研究所(中国电子科技集团公司第十研究所),未经西南电子技术研究所(中国电子科技集团公司第十研究所)许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810254483.6/,转载请声明来源钻瓜专利网。