[发明专利]一种高性能计算平台在审

专利信息
申请号: 201810276408.X 申请日: 2018-03-30
公开(公告)号: CN108536643A 公开(公告)日: 2018-09-14
发明(设计)人: 李志鑫;刘裕 申请(专利权)人: 西安微电子技术研究所
主分类号: G06F15/78 分类号: G06F15/78
代理公司: 西安通大专利代理有限责任公司 61200 代理人: 徐文权
地址: 710065 陕西*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种高性能计算平台,包括处理器CPU以及用于管理外围低速接口的南北桥集成芯片,处理器CPU通过HT总线与南北桥集成芯片相交互;处理器CPU通过2个通道DDR3控制器连接有2路DDR3内存;处理器CPU和南北桥集成芯片均通过LPC和SPI总线与用于系统上电时硬件初始化代码提取的FLASH芯片相连;南北桥集成芯片通过2个DDR3控制器连接有2个作为显存的DDR3内存。本发明高性能计算平台应用以龙芯3A处理器和龙芯2H桥片为核心的新硬件架构替代进口芯片的架构,满足国内日益增长的军工、金融等对信息安全要求较高的场合。该高性能计算平台经过严格的设计仿真验证,各项指标均满足设计要求,并已大量应用于有国产化要求的高速计算和控制领域。
搜索关键词: 高性能计算 处理器CPU 集成芯片 南北桥 控制器连接 架构 硬件初始化 代码提取 低速接口 平台应用 设计仿真 系统上电 信息安全 新硬件 处理器 龙芯 桥片 显存 军工 外围 芯片 验证 替代 进口 金融 应用 管理
【主权项】:
1.一种高性能计算平台,其特征在于,包括处理器CPU以及用于管理外围低速接口的南北桥集成芯片,处理器CPU通过HT总线与南北桥集成芯片相交互;处理器CPU通过2个通道DDR3控制器连接有2路DDR3内存;处理器CPU的一级PCI总线通过PCI桥与二级PCI总线相连;处理器CPU和南北桥集成芯片均通过LPC和SPI总线与用于系统上电时硬件初始化代码提取的FLASH芯片相连;南北桥集成芯片通过2个DDR3控制器连接有2个作为显存的DDR3内存。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安微电子技术研究所,未经西安微电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810276408.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top