[发明专利]一种基于JTAG的GPGPU调试技术实现在审

专利信息
申请号: 201810340837.9 申请日: 2018-04-17
公开(公告)号: CN108519953A 公开(公告)日: 2018-09-11
发明(设计)人: 杨盼 申请(专利权)人: 长沙景美集成电路设计有限公司
主分类号: G06F11/36 分类号: G06F11/36;G06T1/20
代理公司: 暂无信息 代理人: 暂无信息
地址: 410221 湖南省长*** 国省代码: 湖南;43
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于JTAG的GPGPU调试技术实现,分为四个部分,(1)兼容IEEE1149.1协议的JTAG接口通过TAP控制器进行串并转换。(2)内部总线复用模块负责将传递到各路总线上,通过配置寄存器选通总线接口。(3)并行数据转换成JJW‑IB、JJW‑LB。由IB端口模块完成并行数据到JJW‑IB的转换,选通IB端口寄存器后,通过并行数据写选择IB端口寄存器,再依次写访问的地址寄存器,目标数据,读写操作寄存器,启动访问寄存器。LB总线也是同理。读写操作的完成需要通过状态寄存器确认读写操作是否正常完成。(4)状态监控模块,直接来源于GPGPU全芯片各模块的状态信号。
搜索关键词: 并行数据 读写操作 端口寄存器 技术实现 总线 选通 调试 状态监控模块 地址寄存器 访问寄存器 配置寄存器 状态寄存器 串并转换 端口模块 复用模块 目标数据 内部总线 状态信号 总线接口 寄存器 写访问 转换 兼容 芯片 传递
【主权项】:
1.GPGPU调试技术中实现方法,包括JTAG接口通过转换为互联总线(JJW‑IB)、本地总线(JJW‑LB)两种总线,其方法采用了JTAG通过TAP转换为内部读写总线,内部总线通过读写寄存器的方式控制总线操作,状态监控模块可通过JTAG转换为JJW‑LB直接读写,本设计独立于GPGPU通用的PCIE主接口,增加了一种硬调试手段,为驱动调试带来了极大的便利。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长沙景美集成电路设计有限公司,未经长沙景美集成电路设计有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810340837.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top