[发明专利]低延迟LDPC译码器及其译码方法有效
申请号: | 201810374178.0 | 申请日: | 2018-04-24 |
公开(公告)号: | CN110401453B | 公开(公告)日: | 2023-10-03 |
发明(设计)人: | 高百通 | 申请(专利权)人: | 北京忆芯科技有限公司 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 北京卓特专利代理事务所(普通合伙) 11572 | 代理人: | 段宇 |
地址: | 100085 北京市海淀区*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请涉及低密度奇偶校验码(Low Density Parity Check Code,LDPC)译码方法,包括:将第一变量节点存储器存储的变量节点传输给计算单元以生成所述变量节点的新值;将第二变量节点存储器存储的变量节点传输给校验单元以验证所述变量节点构成LDPC码字的合法性;若构成的LDPC码字合法,则结束迭代译码;若构成的LDPC码字不合法,则通过计算单元生成的变量节点新值更新第一变量节点存储器和第二变量节点存储器。由于从第二变量节点存储器读出用于校验是否得到合法的LDPC码字的数据的过程,与从第一变量节点存储器读出用于迭代译码而更新变量节点的数据的过程同时进行,从而缩短了LDPC译码的延迟。 | ||
搜索关键词: | 延迟 ldpc 译码器 及其 译码 方法 | ||
【主权项】:
1.一种LDPC译码方法,包括:将第一变量节点存储器存储的变量节点传输给计算单元以生成所述变量节点的新值;将第二变量节点存储器存储的变量节点传输给校验单元以验证所述变量节点构成LDPC码字的合法性;若构成的LDPC码字合法,则结束迭代译码;若构成的LDPC码字不合法,则通过计算单元生成的变量节点新值更新第一变量节点存储器和第二变量节点存储器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京忆芯科技有限公司,未经北京忆芯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810374178.0/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类