[发明专利]一种DAC重构滤波器在审
申请号: | 201810405496.9 | 申请日: | 2018-04-29 |
公开(公告)号: | CN108832930A | 公开(公告)日: | 2018-11-16 |
发明(设计)人: | 奚谷枫 | 申请(专利权)人: | 浙江工规科技有限公司 |
主分类号: | H03M3/00 | 分类号: | H03M3/00 |
代理公司: | 嘉兴海创专利代理事务所(普通合伙) 33251 | 代理人: | 郑文涛 |
地址: | 314400 浙江省嘉兴市海宁经*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种DAC重构滤波器,包括依次连接的移位寄存器、电阻网络和低通滤波器;所述移位寄存器包括延迟模块,完成单位时钟延迟;所述电阻网络为抽头系数电阻网络,完成了系数的计算;所述低通滤波器为输出级功率放大器实现的低通滤波器,完成加法器的功能。本发明在前级为3阶1比特sigma‑delta的调制下,模拟DAC输出电路,明显提高转化速度,并能提高音频音质;本产品结构简单,并且实用,高效,能够进行工业化生产。 | ||
搜索关键词: | 低通滤波器 电阻网络 移位寄存器 重构滤波器 输出级功率放大器 抽头系数 单位时钟 输出电路 延迟模块 依次连接 加法器 音质 前级 调制 延迟 产品结构 转化 | ||
【主权项】:
1.一种DAC重构滤波器,其特征是,包括依次连接的移位寄存器、电阻网络和低通滤波器;所述移位寄存器包括延迟模块,完成单位时钟延迟;所述电阻网络为抽头系数电阻网络,完成了系数的计算;所述低通滤波器为输出级功率放大器实现的低通滤波器,完成加法器的功能;其中,延迟模块,由D触发器实现,延迟模块后面的输出控制电流舵的开关,以触发器的反向端作为输出;其中,电阻网络,实现重构滤波器抽头系数a0,a1,a2,……a43;其中电阻网络中的电流I都相等,电阻网络中的每一个抽头都对应于一个系数,系数计算步骤如下:电阻网络中的总电阻为:Rtot=(n‑1)R+R=nR(1)单位输出电压:Vounit=IRtot=nIR(2)另,对于任何一个抽头点i(i∈[1,n])来说,在其抽头点处所得到的电压是:Vfrac可以看成是小数部分的电压,而整数部分的电压可以看成:Vint=aIRtot=anIR(4)于是在输出端相对于单位输出电压来说成为一个比例系数,即:由上式可以知道,电阻网络中的每一个抽头的每一个系数只要选择每一个a和i就可以调整DAC重构滤波器的抽头系数,其中电流源的实现通过电流舵的方式完成。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江工规科技有限公司,未经浙江工规科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810405496.9/,转载请声明来源钻瓜专利网。