[发明专利]一种GPS导航基带系统级芯片在审

专利信息
申请号: 201810537644.2 申请日: 2018-05-30
公开(公告)号: CN108802774A 公开(公告)日: 2018-11-13
发明(设计)人: 李洪革;卢学燕;刘建伟;张其善 申请(专利权)人: 北京航空航天大学
主分类号: G01S19/37 分类号: G01S19/37
代理公司: 北京康盛知识产权代理有限公司 11331 代理人: 张定花
地址: 100083*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请公开一种GPS导航基带系统级芯片,包括微处理硬件核单元、导航硬件核单元、存储控制器单元、电源模块和AMBA数据总线以及外设单元;所述微处理硬件核单元完成对所述导航硬件核单元的控制,卡尔曼滤波以及导航PVT解算等工作;所述导航硬件核单元包括捕获模块和跟踪模块,负责将接收的导航信号进行处理,得到卫星数据码和伪距信息;所述存储控制器单元,包括SRAM和ROM;所述数据总线包括高速数据总线和低速数据总线。本发明的芯片,高灵敏、低功耗、小面积。相同工作频率下,降低了芯片功耗,具有较高捕获灵敏度,能够快速捕获强信号,有效捕获弱信号;采用多层级捕获策略以及多门限捕获方式,增加参与定位的卫星数量,降低漏警率,提高捕获成功率。
搜索关键词: 核单元 捕获 存储控制器 基带系统 数据总线 芯片 微处理 高速数据总线 卡尔曼滤波 捕获模块 导航信号 低速数据 电源模块 跟踪模块 工作频率 快速捕获 外设单元 卫星数据 芯片功耗 灵敏度 总线 低功耗 多层级 漏警率 解算 门限 伪距 成功率 灵敏 卫星 申请
【主权项】:
1.一种GPS导航基带系统级芯片,采用系统级芯片设计架构,其特征在于,包括微处理硬件核单元、导航硬件核单元、存储控制器单元、电源模块和AMBA数据总线以及外设单元;所述微处理硬件核单元,用于接收所述导航硬件核单元的伪距和多普勒信息的动态更新和测量数据,发出控制指令,进行定位解算,输出定位信息;所述微处理硬件核单元接收到所述导航硬件核单元的伪距和多普勒信息后,被调用启动,其余时间处于休眠状态;所述导航硬件核单元包括捕获模块和跟踪模块;所述捕获模块,用于接收射频前端输出的中频信号和所述控制指令,进行卫星搜索,产生载波频移和码相位数据;所述跟踪模块,用于接收所述载波频移和码相位数据,产生伪距和多普勒信息的动态更新和测量数据;所述存储控制器单元,包括SRAM和ROM;所述SRAM包括384Kb指令缓冲存储器和256Kb数据缓冲存储器;所述ROM用于存储应用程序和驱动程序;所述电源模块,包含一个LDO,用于将芯片内核电压从3.3V降低至1.2V;所述AMBA数据总线包括高速数据总线和低速数据总线;所述高速数据总线用于所述微处理硬件核单元、导航硬件核单元和存储控制器单元之间数据和指令传输,所述低速数据总线连接芯片外设单元。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航空航天大学,未经北京航空航天大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810537644.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top