[发明专利]一种基于FPGA的CIS模拟前端数据的快速传输方法在审

专利信息
申请号: 201810589333.0 申请日: 2018-06-08
公开(公告)号: CN108845963A 公开(公告)日: 2018-11-20
发明(设计)人: 罗颖;贾宏宇 申请(专利权)人: 宁波华高信息科技有限公司
主分类号: G06F13/38 分类号: G06F13/38
代理公司: 宁波市鄞州甬致专利代理事务所(普通合伙) 33228 代理人: 李迎春
地址: 315100 浙江省宁波市鄞*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种基于FPGA的CIS模拟前端数据的快速传输方法,其特征在于:它包括以下步骤:(1)利用FPGA的RAM对CIS模拟前端多通道逐点数据进行高速片上缓存;(2)当获取到CIS模拟前端多通道逐点数据的RGB格式的三个整行数据时,对数据进行重排序;(3)由FPGA将排序后的RGB格式的三个整行数据转换成YUV格式的三个整行数据,并将其缓存在FPGA的RAM中;(4)由FPGA将RAM中缓存的YUV格式的三个整行数据传输到后端处理器的摄像头类数据接口,并返回步骤(1)。该方法既可降低生产和设计成本、优化整机运算性能、又能兼容后端处理器的摄像头类数据接口。
搜索关键词: 行数据 缓存 后端处理器 摄像头 快速传输 前端数据 数据接口 点数据 多通道 行数据转换 降低生产 运算性能 高速片 重排序 整机 排序 兼容 传输 返回 优化
【主权项】:
1.一种基于FPGA的CIS模拟前端数据的快速传输方法,该方法应用于CIS模拟前端数据的快速传输装置,所述CIS模拟前端数据的快速传输装置包括FPGA、CIS和后端处理器,其特征在于:它包括以下步骤:(1)利用FPGA的RAM对CIS模拟前端多通道逐点数据进行高速片上缓存;(2)当获取到CIS模拟前端多通道逐点数据的RGB格式的三个整行数据时,对数据进行重排序,使其与各像素点的原始位置相对应;(3)由FPGA将排序后的RGB格式的三个整行数据转换成YUV格式的三个整行数据,并将YUV格式的三个整行数据缓存在FPGA的RAM中;(4)由FPGA将RAM中缓存的YUV格式的三个整行数据传输到后端处理器的摄像头类数据接口,完成一次RGB格式的三个整行数据的传输,并返回步骤(1)进行下一次RGB格式的三个整行数据的传输。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于宁波华高信息科技有限公司,未经宁波华高信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810589333.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top