[发明专利]串行通信中适应可变带宽的时钟数据恢复锁定检测电路有效

专利信息
申请号: 201810592414.6 申请日: 2018-06-11
公开(公告)号: CN108880534B 公开(公告)日: 2021-05-04
发明(设计)人: 袁帅;栾文焕;王自强;张春;王志华 申请(专利权)人: 清华大学
主分类号: H03L7/095 分类号: H03L7/095
代理公司: 西安智大知识产权代理事务所 61215 代理人: 段俊涛
地址: 100084 北京市海淀区1*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于集成电路设计技术领域,为高速串行通信中适应可变带宽的时钟数据恢复锁定检测电路,滤波器输出的超前/滞后信号分别输入至两组移位寄存器,并作为相互的复位信号。将两组移位寄存器的输出进行或非逻辑,即得到CDR_LOCK信号。对于不同带宽的滤波器,本发明CDR锁定检测电路自动调整锁定检测电路中移位寄存器的分辨率,既能够避免当CDR锁定检测电路中的移位寄存器位数较少时,CDR已经锁定,early和late交替出现的个数却超出CDR锁定检测电路所设定的阈值,导致CDR_LOCK信号不能稳定在高电平的情况,又可以解决当移位寄存器位数较多时,无论CDR是否锁定都会输出高电平的问题,提高了CDR锁定检测电路的准确性,PCS端也能够获得正确的CDR_LOCK指示信号。
搜索关键词: 串行 通信 适应 可变 带宽 时钟 数据 恢复 锁定 检测 电路
【主权项】:
1.一种高速串行通信中适应可变带宽的时钟数据恢复锁定检测电路,其特征在于,主要由移位寄存器、译码电路、选择器以及或非门组成,滤波器输出的超前/滞后信号early和late分别输入至两组移位寄存器,并作为互相的复位信号,第一组移位寄存器接第一个选择器,第二组移位寄存器接第二个选择器,带宽选择控制字bwsel<2:0>经译码电路后产生选择器的控制字sel<1:0>,两个选择器的输出接或非门,或非门的输出即为CDR锁定信号CDR_LOCK。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810592414.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top