[发明专利]差分对管的保护电路在审

专利信息
申请号: 201810695577.7 申请日: 2018-06-29
公开(公告)号: CN108880488A 公开(公告)日: 2018-11-23
发明(设计)人: 应峰;汪鹏;刘青凤 申请(专利权)人: 思瑞浦微电子科技(苏州)股份有限公司
主分类号: H03F1/52 分类号: H03F1/52
代理公司: 南京苏科专利代理有限责任公司 32102 代理人: 陈忠辉
地址: 215123 江苏省苏州市工业*** 国省代码: 江苏;32
权利要求书: 暂无信息 说明书: 暂无信息
摘要: 发明揭示了一种差分对管的保护电路,所涉及的差分对管具有CMOS工艺的两种标准,其特征在于该保护电路由钳位电路和两个共栅相连于电流源和差分对管之间的异类型管组成,其中钳位电路为由NMOS管或PMOS管构成的导通向互逆耦合的回路;且保护电路中选择性组合电阻,进一步提升保护电路的性能。应用本发明保护电路,通过改良差分对管保护电路中钳位电路的连接构成,在CMOS工艺中,减小了钳位电路的面积;此外,优选与差分对管同类型器件,能够抵消输入对管工艺变化,抑制输入对管的漏电随工艺的敏感程度。
搜索关键词: 电路 差分对管 钳位电路 输入对管 选择性组合 漏电 工艺变化 电流源 异类型 耦合的 电阻 对管 共栅 减小 优选 抵消 改良 敏感 应用
【主权项】:
1.差分对管的保护电路,所涉及的差分对管具有第一PMOS管、第二PMOS管和电流源,且两个PMOS管的共源极与电流源相接于节点A,其特征在于:所述保护电路由钳位电路和两个共栅相连于节点A的NMOS管组成,其中第一NMOS管的源极与第一PMOS管的栅极、钳位电路的一端相耦接,且第一NMOS管的漏极与Vin+相连;第二NMOS管的源极与第二PMOS管的栅极、钳位电路的另一端相耦接,且第二NMOS管的漏极与Vin‑相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于思瑞浦微电子科技(苏州)股份有限公司,未经思瑞浦微电子科技(苏州)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810695577.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top