[发明专利]一种嵌入式移动图形处理器的纹理Cache及处理方法有效

专利信息
申请号: 201810753593.7 申请日: 2018-07-10
公开(公告)号: CN109118422B 公开(公告)日: 2023-05-05
发明(设计)人: 蒋林;韩孟桥;杨博文;山蕊;田汝佳;耿玉荣 申请(专利权)人: 西安科技大学
主分类号: G06T1/60 分类号: G06T1/60;G06T1/20
代理公司: 北京金智普华知识产权代理有限公司 11401 代理人: 张晓博
地址: 710054 *** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于移动图形处理芯片设计技术领域,公开了一种嵌入式移动图形处理器的纹理Cache及处理方法,计算出d值后,在d上下两个层级不同分辨率的纹理中分别提取4个纹理坐标进行双线性滤波,然后再对结果进行加权;嵌入式移动图形处理器的纹理Cache包括:lut查找电路U0,地址判断电路U1,标记位比较电路U2,lru替换电路U3,先进先出(FIFO)控制电路U4,输出电路U5。本发明具体提供一种用于移动图形处理器的、基于查找表的、可用于三线性滤波的电路结构;保证了纹理单元效率、提高命中率有效降低存储功耗。
搜索关键词: 一种 嵌入式 移动 图形 处理器 纹理 cache 处理 方法
【主权项】:
1.一种嵌入式移动图形处理器的纹理Cache的处理方法,其特征在于,所述嵌入式移动图形处理器的纹理Cache的处理方法中,计算出d值后,在d值上下两个层级不同分辨率的纹理中分别提取4个纹理坐标进行双线性滤波,然后再对结果进行加权;具体包括:通过输入的读请求地址得出纹素所处的层级数,把读地址作为基地址,并在d值上下两个层级不同分辨率下计算出另外3个纹素的偏移地址,把4个纹素的地址在标记位比较电路中进行命中判断;如果4个纹素全部命中,则1拍或2拍直接从data_ram中输出给着色器;有2个纹素命中,2个纹素不命中,在开始工作fifo中还没有数据时,data_ram等待数据写入fifo后一起分别输出2个纹素给着色器,并通过lru替换电路对data_ram进行更新;4个纹素都不命中,则直接从fifo中输出4个纹素给着色器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安科技大学,未经西安科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810753593.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top