[发明专利]一种基于FPGA的星载干涉成像高度计的自守时系统和方法有效
申请号: | 201810826296.0 | 申请日: | 2018-07-25 |
公开(公告)号: | CN109001971B | 公开(公告)日: | 2019-09-06 |
发明(设计)人: | 杨杰芳;唐月英;石晓进;张云华 | 申请(专利权)人: | 中国科学院国家空间科学中心 |
主分类号: | G04R20/02 | 分类号: | G04R20/02 |
代理公司: | 北京方安思达知识产权代理有限公司 11472 | 代理人: | 陈琳琳;杨青 |
地址: | 100190 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出一种基于FPGA的星载干涉成像高度计的自守时系统,所述系统包括:精密定轨子系统、卫星平台总控计算机和自守时模块;精密定轨子系统用于提供GPS秒脉冲和GPS时间码;卫星平台总控计算机用于接收GPS时间码,转发给自守时模块;所述自守时模块用于实现星载干涉成像高度计的时间与GPS时间的精确同步;所述自守时模块包括:FPGA、单片机和频率综合器;单片机用于转发卫星平台总控计算机接收到的GPS时间码;所述FPGA用于生成自守时时间码,在检测收到有效GPS秒脉冲和有效GPS时间码后将自守时时间码更新为收到的GPS时间码,记录干涉成像高度计的发射脉冲时刻;所述频率综合器用于为FPGA提供工作时钟。 | ||
搜索关键词: | 时间码 高度计 干涉成像 总控计算机 卫星平台 星载 频率综合器 单片机 秒脉冲 定轨 精密 转发 发射脉冲 工作时钟 更新 检测 记录 | ||
【主权项】:
1.一种基于FPGA的星载干涉成像高度计的自守时系统,所述系统包括:精密定轨子系统、卫星平台总控计算机和自守时模块;所述精密定轨子系统,用于提供GPS秒脉冲和GPS时间码;所述卫星平台总控计算机,用于接收GPS时间码,并转发给自守时模块;其特征在于,所述自守时模块,用于实现星载干涉成像高度计的时间与GPS时间的精确同步;所述自守时模块包括:FPGA、单片机和频率综合器;所述单片机,用于转发卫星平台总控计算机接收到的GPS时间码;所述FPGA,用于生成自守时时间码SelfTimeCode;在检测收到有效GPS秒脉冲和有效GPS时间码后将所述自守时时间码SelfTimeCode更新为收到的GPS时间码,并记录所述星载干涉成像高度计的发射脉冲时刻;所述频率综合器,用于为FPGA提供工作时钟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院国家空间科学中心,未经中国科学院国家空间科学中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810826296.0/,转载请声明来源钻瓜专利网。
- 上一篇:计时装置、电子设备以及移动体
- 下一篇:一种北斗广域授时系统与方法