[发明专利]基于CNFET的延迟型三值PUF电路有效
申请号: | 201810903124.9 | 申请日: | 2018-08-09 |
公开(公告)号: | CN109325371B | 公开(公告)日: | 2021-06-15 |
发明(设计)人: | 何正阳;张跃军;陈佳燕;戴心怡;任凯 | 申请(专利权)人: | 宁波大学 |
主分类号: | G06F21/72 | 分类号: | G06F21/72 |
代理公司: | 宁波奥圣专利代理有限公司 33226 | 代理人: | 方小惠 |
地址: | 315211 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于CNFET的延迟型三值PUF电路,包括n个结构相同的延迟模块和三值单边沿脉冲式D触发器,每个延迟模块分别包括第一CNFET管、第二CNFET管、第三CNFET管、第四CNFET管、第五CNFET管、第六CNFET管、第七CNFET管、第八CNFET管、第九CNFET管、第十CNFET管、第十一CNFET管、第十二CNFET管、第十三CNFET管、第十四CNFET管、第十五CNFET管和第十六CNFET管;优点是具有较高的随机性和秘钥复杂度。 | ||
搜索关键词: | 基于 cnfet 延迟 型三值 puf 电路 | ||
【主权项】:
1.一种基于CNFET的延迟型三值PUF电路,其特征在于包括n个结构相同的延迟模块和三值单边沿脉冲式D触发器,n为大于等于2的整数,每个所述的延迟模块具有第一输入端、第二输入端、第一输出端和第二输出端,所述的三值单边沿脉冲式D触发器具有输入端、时钟端和输出端;第1个所述的延迟模块的第一输入端和第二输入端连接且其连接端为所述的延迟型三值PUF电路的输入端,第m个所述的延迟模块的第一输出端和第m+1个所述的延迟模块的第一输入端连接,第m个所述的延迟模块的第二输出端和第m+1个所述的延迟模块的第二输入端连接,m=1,2,…,n‑1,第n个所述的延迟模块的第一输出端和所述的三值单边沿脉冲式D触发器的输入端连接,第n个所述的延迟模块的第二输出端和所述的三值单边沿脉冲式D触发器的时钟端连接,所述的三值单边沿脉冲式D触发器的输出端为所述的延迟型三值PUF电路的输出端,每个所述的延迟模块分别包括第一CNFET管、第二CNFET管、第三CNFET管、第四CNFET管、第五CNFET管、第六CNFET管、第七CNFET管、第八CNFET管、第九CNFET管、第十CNFET管、第十一CNFET管、第十二CNFET管、第十三CNFET管、第十四CNFET管、第十五CNFET管和第十六CNFET管,所述的第一CNFET管、所述的第三CNFET管、所述的第四CNFET管、所述的第五CNFET管、所述的第七CNFET管、所述的第九CNFET管、所述的第十一CNFET管、所述的第十二CNFET管、所述的第十三CNFET管和所述的第十五CNFET管均为P型CNFET管,所述的第二CNFET管、所述的第六CNFET管、所述的第八CNFET管、所述的第十CNFET管、所述的第十四CNFET管和所述的第十六CNFET管均为N型CNFET管,所述的第一CNFET管的源极、所述的第五CNFET管的源极、所述的第七CNFET管的源极、所述的第九CNFET管的源极、所述的第十三CNFET管的源极和所述的第十五CNFET管的源极均接入第一电源,所述的第三CNFET管的源极和所述的第十一CNFET管的源极均接入第二电源,所述的第一电源的电压值是所述的第二电源的电压值的两倍;所述的第一CNFET管的栅极、所述的第二CNFET管的栅极、所述的第五CNFET管的栅极、所述的第六CNFET管的栅极、所述的第七CNFET管的栅极和所述的第八CNFET管的栅极连接且其连接端为所述的延迟模块的第一输入端,所述的第一CNFET管的漏极、所述的第二CNFET管的漏极和所述的第四CNFET管的漏极连接且其连接端为所述的延迟模块的第一输出端,所述的第二CNFET管的源极接地,所述的第三CNFET管的漏极和所述的第四CNFET管的源极连接,所述的第三CNFET管的栅极、所述的第七CNFET管的漏极和所述的第八CNFET管的漏极连接,所述的第八CNFET管的源极接地,所述的第四CNFET管的栅极、所述的第五CNFET管的漏极和所述的第六CNFET管的漏极连接,所述的第六CNFET管的源极接地;所述的第九CNFET管的栅极、所述的第十CNFET管的栅极、所述的第十三CNFET管的栅极、所述的第十四CNFET管的栅极、所述的第十五CNFET管的栅极和所述的第十六CNFET管的栅极连接且其连接端为所述的延迟模块的第二输入端,所述的第九CNFET管的漏极、所述的第十CNFET管的漏极和所述的第十二CNFET管的漏极连接且其连接端为所述的延迟模块的第二输出端,所述的第十CNFET管的源极接地,所述的第十一CNFET管的漏极和所述的第十二CNFET管的源极连接,所述的第十一CNFET管的栅极、所述的第十五CNFET管的漏极和所述的第十六CNFET管的漏极连接,所述的第十六CNFET管的源极接地,所述的第十二CNFET管的栅极、所述的第十三CNFET管的漏极和所述的第十四CNFET管的漏极连接,所述的第十四CNFET管的源极接地。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于宁波大学,未经宁波大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810903124.9/,转载请声明来源钻瓜专利网。