[发明专利]片上时钟校准装置及校准方法有效

专利信息
申请号: 201811031597.0 申请日: 2018-09-05
公开(公告)号: CN109067394B 公开(公告)日: 2022-02-15
发明(设计)人: 樊骕研;杨焰文;李育强 申请(专利权)人: 深圳全志在线有限公司
主分类号: H03L7/08 分类号: H03L7/08;H03L7/099
代理公司: 珠海智专专利商标代理有限公司 44262 代理人: 林永协
地址: 518000 广东省深圳市南山区*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开一种片上时钟校准装置及校准方法,该装置包括RC振荡电路、分频校准电路和基准高频时钟源,分频校准电路包括定时计数器、分频比计算模块以及高频时钟启动模块;定时计数器接收分频器输出的低频时钟信号,并且间歇性的向高频时钟启动模块输出启动信号;高频时钟启动模块接收启动信号后,启动基准高频时钟源;基准高频时钟源启动后向分频比计算模块输出高频时钟信号;分频比计算模块接收原始RC时钟信号以及高频时钟信号,并计算分频比,将分频比的数值输出至分频器;分频器基于分频比对原始RC时钟信号进行分频并输出校准后的低频时钟信号。该方法使用上述校准装置实现时钟频率的校准。本发明能够实现低功耗的对低频时钟信号进行校准。
搜索关键词: 时钟 校准 装置 方法
【主权项】:
1.片上时钟校准装置,包括RC振荡电路以及分频校准电路,所述分频校准电路包括接收所述RC振荡电路输出的原始RC时钟信号的分频器;其特征在于:该装置还包括基准高频时钟源,所述分频校准电路还包括定时计数器、分频比计算模块以及高频时钟启动模块;所述定时计数器接收所述分频器输出的低频时钟信号,并且间歇性的向所述高频时钟启动模块输出启动信号;所述高频时钟启动模块接收所述启动信号后,启动所述基准高频时钟源;所述基准高频时钟源启动后向所述分频比计算模块输出高频时钟信号;所述分频比计算模块接收所述原始RC时钟信号以及所述高频时钟信号,并计算分频比,将所述分频比的数值输出至所述分频器;所述分频器基于所述分频比对所述原始RC时钟信号进行小数分频并输出校准后的低频时钟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳全志在线有限公司,未经深圳全志在线有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811031597.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top