[发明专利]网络装置内用于分组重新排序的方法和装置有效
申请号: | 201811150924.4 | 申请日: | 2018-09-29 |
公开(公告)号: | CN109981456B | 公开(公告)日: | 2021-08-20 |
发明(设计)人: | 萨扬塔尼·古普塔;巴布·辛加拉彦;夏尔米拉·科普拉;戈拉夫·加内里瓦尔;阿伦·G·梅农;维什努·贾纳达南·S | 申请(专利权)人: | 瞻博网络公司 |
主分类号: | H04L12/713 | 分类号: | H04L12/713;H04L12/721;H04L12/723;H04L12/743;H04L12/747;H04L12/861;H04L12/947 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 梁丽超;李子光 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请涉及网络装置内的虚拟节点的用于分组重新排序的智能缓存。本技术描述了响应于网络装置中的内部转发路径的变化而对在新路径上流动的分组进行分组重新排序。例如,网络装置可以动态地改变对内部转发路径的选择以实现结构路径优化(“OFP”)或确保优化负载平衡。缓存在新路径上转发的分组使得在新路径上转发的分组的传输被延迟至少是分组从源分组处理器发送至初始目的地分组处理器的时间的缓存时长。 | ||
搜索关键词: | 网络 装置 用于 分组 重新 排序 方法 | ||
【主权项】:
1.一种方法,包括:由具有多个分组处理器和交换结构的网络装置的目的地虚拟路由节点接收一个或多个分组,所述交换结构包括在所述多个分组处理器的各结构接口处将所述多个分组处理器的各对分组处理器进行耦接的多个结构链路;由所述目的地虚拟路由节点确定所述一个或多个分组是在穿过所述交换结构的第一分组路径上还是在穿过所述交换结构的第二分组路径上转发的;响应于确定所述一个或多个分组是在所述第二分组路径上转发的,由所述目的地虚拟路由节点将所述一个或多个分组缓存达到缓存时长;以及响应于已经经过所述缓存时长,由所述目的地虚拟路由节点在所述目的地虚拟路由节点的出口接口上发送所缓存的一个或多个分组。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瞻博网络公司,未经瞻博网络公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811150924.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种隧道实现方法及装置
- 下一篇:一种报文处理的方法、网络节点和系统