[发明专利]固体电解电容器的制造方法以及固体电解电容器有效
申请号: | 201811218805.8 | 申请日: | 2018-10-18 |
公开(公告)号: | CN109698072B | 公开(公告)日: | 2021-03-09 |
发明(设计)人: | 古川刚史;有富克朋;藤本耕治 | 申请(专利权)人: | 株式会社村田制作所 |
主分类号: | H01G9/15 | 分类号: | H01G9/15;H01G9/04 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 刘慧群 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供能效率良好地制造多个固体电解电容器的固体电解电容器的制造方法以及固体电解电容器。本发明的固体电解电容器的制造方法具备:(A)准备第1片材(10)的工序;(B)准备第2片材(20)的工序;(C)通过绝缘材料(14、15)包覆第1片材(10)的工序;(D)在第1片材(10)形成导电体层(16)的工序;(E)制作层叠片材(30)的工序;(F)制作层叠块体(40)的工序;(G)通过切断层叠块体(40)来制作多个元件层叠体(100)的工序;以及(H)形成第1外部电极(141)以及第2外部电极(142)的工序。 | ||
搜索关键词: | 固体 电解电容器 制造 方法 以及 | ||
【主权项】:
1.一种固体电解电容器的制造方法,具备以下的工序:(A)准备第1片材的工序;所述第1片材具备在表面形成了电介质层的阀作用金属基体以及设置在所述电介质层上的固体电解质层,进而所述第1片材具有多个元件区域,各元件区域通过在长度方向上相对的第1端部以及第2端部和在宽度方向上相对的第1侧部以及第2侧部而被划分,进而,在所述第1片材,跨各元件区域的所述第1端部形成有具有该元件区域的宽度以上的宽度的第1贯通孔,并且跨各元件区域的所述第2端部形成有具有比该元件区域的宽度小的宽度的1个以上的第2贯通孔,(B)准备第2片材的工序;所述第2片材由金属箔构成,进而,所述第2片材具有多个元件区域,各元件区域通过在长度方向上相对的第1端部以及第2端部和在宽度方向上相对的第1侧部以及第2侧部而被划分,进而,在所述第2片材,跨各元件区域的所述第1端部形成有具有比该元件区域的宽度小的宽度的1个以上的第3贯通孔,并且跨各元件区域的所述第2端部形成有具有该元件区域的宽度以上的宽度的第4贯通孔,(C)通过绝缘材料包覆所述第1片材的工序;在(C)工序中,所述第1片材的各元件区域的所述第1端部以及所述第2端部、和所述第1侧部以及所述第2侧部被所述绝缘材料包覆,(D)在所述第1片材形成导电体层的工序;在(D)工序中,在所述第1片材的所述固体电解质层上形成所述导电体层,(E)制作层叠片材的工序;在(E)工序中,层叠所述第1片材和所述第2片材,使得各元件区域的所述第1端部彼此以及所述第2端部彼此分别对置,进而,在所述层叠片材,所述第1贯通孔和所述第3贯通孔、以及所述第2贯通孔和所述第4贯通孔分别在层叠方向上连通,(F)制作层叠块体的工序;在(F)工序中,从在所述层叠片材的所述层叠方向上相对的第1主面以及第2主面当中的至少一个主面侧,对所述第1贯通孔和所述第3贯通孔、所述第2贯通孔和所述第4贯通孔分别填充密封材料,(G)通过切断所述层叠块体来制作多个元件层叠体的工序;在(G)工序中,所述层叠块体在各元件区域的所述第1端部以及所述第2端部的位置被切断,使得将在所述贯通孔填充了所述密封材料的密封部向两侧分离,并且,所述层叠块体在沿着各元件区域的第1侧部以及第2侧部被切断后,对通过所述切断而形成的间隙填充密封材料,进而进行切断,使得将在所述间隙填充了所述密封材料的密封部向两侧分离,(H)形成第1外部电极以及第2外部电极的工序;在(H)工序中,在所述元件层叠体的所述长度方向上相对的第1端面以及第2端面当中的所述第1端面形成所述第1外部电极,在所述第2端面形成所述第2外部电极。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社村田制作所,未经株式会社村田制作所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811218805.8/,转载请声明来源钻瓜专利网。