[发明专利]一种基于高频率低功耗应用需求的毫米波静态分频器有效
申请号: | 201811239904.4 | 申请日: | 2018-10-24 |
公开(公告)号: | CN109167598B | 公开(公告)日: | 2022-05-27 |
发明(设计)人: | 周培根;向渝 | 申请(专利权)人: | 南京迈矽科微电子科技有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H03L7/18 |
代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 远明 |
地址: | 210000 江苏省南*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于高频率低功耗应用需求的毫米波静态分频器,属于基本电子电路的技术领域,其包括输入时钟信号差分管对、锁存器驱动管对、锁存器锁存管对、发射极跟随器差分管对和由电感电阻串联的射频扼流负载,通过合理布局差分管对及锁存器输出差分线和反馈差分线使锁存器内部互连线最短且呈高度对称性,大幅度缩短锁存器间连接线的长度,减少毫米波频段的反馈相移和电阻电容寄生参数并大幅度提升差分布线的对称性,克服了传统毫米波静态分频器工作频率相对较低和功耗相对较高的缺点。用电感电阻串联的射频扼流负载取代传统毫米波静态分频器电阻负载后,有效地降低分频器功耗的同时也可以提升其工作频率。 | ||
搜索关键词: | 一种 基于 频率 功耗 应用 需求 毫米波 静态 分频器 | ||
【主权项】:
1.一种基于高频率低功耗应用需求的毫米波静态分频器,包括:输入时钟信号差分管对(1)、锁存器驱动管对(2)、锁存器锁存管对(3)和发射极跟随器差分管对(4),其特征在于,将构成锁存器驱动管对(2)和锁存器锁存管对(3)的四个晶体管均匀排布成正方形结构且四个晶体管位于正方形结构的四个顶点上,锁存器驱动管对(2)位于正方形的一条边上且两个晶体管的发射极均指向该边的中心处,锁存器锁存管对(3)位于正方形与驱动管对(2)相互平行的另一条边上且两个晶体管的发射极均指向该边的中心处,输入时钟信号差分对管(1)对称分布于正方形相互平行的一对边的两侧且两个晶体管的集电极均指向正方形的中心,发射极跟随器差分管对(4)对称分布于正方形另一对相互平行的一对边的两侧且两个晶体管的基极均指向正方形的中心,锁存器输出差分线和反馈差分线均分布在锁存器一侧。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京迈矽科微电子科技有限公司,未经南京迈矽科微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811239904.4/,转载请声明来源钻瓜专利网。