[发明专利]一种物理BRAM匹配方法有效
申请号: | 201811245768.X | 申请日: | 2018-10-24 |
公开(公告)号: | CN109446127B | 公开(公告)日: | 2020-03-24 |
发明(设计)人: | 胡平科;余建德 | 申请(专利权)人: | 上海安路信息科技有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 上海一平知识产权代理有限公司 31266 | 代理人: | 竺云;须一平 |
地址: | 200080 上海市虹口区*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请涉及集成电路领域,公开了一种物理BRAM端口的匹配方法。本申请是基于N个端口的物理BRAM对一个拥有X个读端口和Y个写端口的逻辑RAM进行匹配优化方法,所述优化方法是在使用物理BRAM且不增加其它逻辑电路的情况下,对逻辑RAM进行端口匹配优化,使得优化结果有效地分配了FPGA资源,提升了集成电路的性能,且对电路的时序影响最小。同时在本发明中,考虑了N个端口的物理BRAM的情况,减少了对特定FPGA器件的BRAM端口个数等约束条件的依赖性,使得该方法更具普通性。 | ||
搜索关键词: | 一种 物理 bram 匹配 方法 | ||
【主权项】:
1.一种物理BRAM端口的匹配方法,其特征在于,包括以下步骤:步骤101:获取RTL电路中的任意一个逻辑RAM,将所述逻辑RAM中的所有读端口和写端口放入队列;步骤102:根据预先设定的物理BRAM约束条件,判断所述逻辑RAM是否能用一个物理BRAM匹配实现,同时记录下判断结果,若是则执行步骤103,否则使用FPGA通用逻辑单元实现所述逻辑RAM并执行步骤108;步骤103:从所述队列中提取出作为第一端口的一个读端口或写端口;步骤104:将所述第一端口映射到所述物理BRAM的一个端口上;步骤105:根据所述物理BRAM约束条件,判断所述队列中是否存在能够合并到所述第一端口的第二端口,若是则执行步骤106,否则执行步骤107;步骤106:从所述队列中提取出所述第二端口,并合并到所述第一端口;步骤107:判断所述队列中是否存在剩余的读端口或写端口,若是则执行步骤103,否则执行步骤108;步骤108:用所述物理BRAM的实现或所述通用逻辑单元的实现替换原来所述逻辑RAM。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海安路信息科技有限公司,未经上海安路信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811245768.X/,转载请声明来源钻瓜专利网。