[发明专利]一种基于MIC架构处理器的内存管理系统在审
申请号: | 201811302258.1 | 申请日: | 2018-11-02 |
公开(公告)号: | CN109582597A | 公开(公告)日: | 2019-04-05 |
发明(设计)人: | 王卓薇;罗鉴鹏;程良伦 | 申请(专利权)人: | 广东工业大学 |
主分类号: | G06F12/06 | 分类号: | G06F12/06;G06F9/50 |
代理公司: | 广州粤高专利商标代理有限公司 44102 | 代理人: | 林丽明 |
地址: | 510006 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于MIC架构处理器的内存管理系统,将可缓冲地址空间按照一级缓存块划分成大小一致的内存块,并建立预分配内存池;根据应用程序申请内存空间情况,在内存容量受限的情况下,通过设置内存监控模块和内存回收模块,提升内存利用率。本发明通过对MIC处理器的内存空间的合理划分实现对内存的有效管理,减少内存碎片和内存空间的浪费,提高了应用程序在MIC架构处理器的并行计算效率。 | ||
搜索关键词: | 架构处理器 内存空间 内存管理系统 内存监控模块 应用程序申请 内存利用率 并行计算 大小一致 地址空间 内存回收 内存碎片 容量受限 一级缓存 应用程序 有效管理 可缓冲 内存池 内存块 预分配 处理器 | ||
【主权项】:
1.一种基于MIC架构处理器的内存管理系统,其特征在于:包括内存划分管理模块、预分配内存池管理模块、内存监控模块、内存回收模块;所述的内存划分模块用于将可缓冲地址空间划分成若干内存块;所述的预分配内存池管理模块用于将可缓冲地址空间建立一个预分配内存池,并根据应用程序的申请需求进行内存分配;所述的内存监控模块用于实时监测内存池中的内存块数量,并通知内存池分配内存块;所述的内存回收模块用于回收未被使用的内存块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东工业大学,未经广东工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811302258.1/,转载请声明来源钻瓜专利网。