[发明专利]实现数据高速加密的加解密IP核和数据高速加解密方法在审
申请号: | 201811333056.3 | 申请日: | 2018-11-09 |
公开(公告)号: | CN109446829A | 公开(公告)日: | 2019-03-08 |
发明(设计)人: | 张鹏程 | 申请(专利权)人: | 青岛方寸微电子科技有限公司 |
主分类号: | G06F21/60 | 分类号: | G06F21/60;G06F15/78 |
代理公司: | 济南圣达知识产权代理有限公司 37221 | 代理人: | 董雪 |
地址: | 266111 山东省青岛市高新区*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本公开公开了一种实现数据高速加解密的IP核和数据高速加解密方法,包括:加密或解密处理单元、存储寄存器组组和控制寄存器;加密或解密处理单元与存储寄存器组连接;控制寄存器分别与加密或解密处理单元和存储寄存器组连接;通过对IP核内部结构的更改,直接将数据传输到加密或者解密IP核,不需要等待数据存储够一定量后再进行数据的加密或者解密,提高了数据加密解密的效率。 | ||
搜索关键词: | 加密 加解密 解密处理单元 存储寄存器 解密 控制寄存器 组连接 等待数据 高速加密 数据传输 数据加密 存储 | ||
【主权项】:
1.一种实现数据高速加解密的IP核,其特征是,包括:加密或解密处理单元、存储寄存器组和控制寄存器;加密或解密处理单元与存储寄存器组连接;控制寄存器分别与加密或解密处理单元和存储寄存器组连接;加密或解密处理单元:用于将输入的明文数据加密或者将输入的加密后的密文数据解密;存储寄存器组;用于存储通过系统总线输入的明文数据或者密文数据;每个寄存器存储系统总线单次传输的数据;控制寄存器:用于当传输的数据达到加密或解密处理单元单次处理的数据长度时,控制存储寄存器组将数据传输至加密或解密处理单元。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于青岛方寸微电子科技有限公司,未经青岛方寸微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811333056.3/,转载请声明来源钻瓜专利网。