[发明专利]信号核实装置及方法在审

专利信息
申请号: 201811425988.0 申请日: 2018-11-27
公开(公告)号: CN109406866A 公开(公告)日: 2019-03-01
发明(设计)人: 邹学灿 申请(专利权)人: 北京锐创新智科技有限公司
主分类号: G01R19/25 分类号: G01R19/25;G01R25/00
代理公司: 北京三友知识产权代理有限公司 11127 代理人: 秦景芳;王涛
地址: 101113 北京市*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种信号核实装置及方法,该装置包括:数字量采集接口,用于采集第一测点处的数字量信号的报文;模拟量采集接口,用于采集第二测点处的模拟量信号;所述模拟量信号和所述数字量信号其中之一为预先已经确认正确的信号;FPGA芯片,用于解析所述报文,得到所述额定延时数据和所述数字量信号,并依据所述额定延时数据对所述数字量信号进行延时校准,以同步所述模拟量信号和所述数字量信号;数字信号处理芯片,用于根据所述模拟量信号和延时校准后的所述数字量信号进行信号核实。通过上述方案能够同时实现对数字量和模拟量进行精确的、一体化的信号核实。
搜索关键词: 数字量信号 模拟量信号 核实装置 延时数据 延时校准 报文 测点 数字信号处理芯片 模拟量采集接口 数字量采集接口 采集 核实 模拟量 数字量 解析 一体化
【主权项】:
1.一种信号核实装置,其特征在于,包括:数字量采集接口,与连接于第一电力线路的第一二次转换设备中第一测点处的数字量输入式合并单元的输出端连接,用于采集数字量信号的报文;所述报文包括额定延时数据;模拟量采集接口,与第二电力线路的第二二次转换设备中的第二测点连接,用于采集模拟量信号;所述模拟量信号和所述数字量信号其中之一为预先确认正确的信号;FPGA芯片,分别与所述数字量采集接口和所述模拟量采集接口连接,用于解析所述报文,得到所述额定延时数据和所述数字量信号,并依据所述额定延时数据对所述数字量信号进行延时校准,以同步所述模拟量信号和所述数字量信号;数字信号处理芯片,与所述FPGA芯片连接,用于根据所述模拟量信号和延时校准后的所述数字量信号进行信号核实。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京锐创新智科技有限公司,未经北京锐创新智科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811425988.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top