[发明专利]基于FPGA的相控阵雷达移相器方法有效
申请号: | 201811441419.5 | 申请日: | 2018-11-29 |
公开(公告)号: | CN109558108B | 公开(公告)日: | 2021-03-19 |
发明(设计)人: | 赖成祥 | 申请(专利权)人: | 成都锐芯盛通电子科技有限公司 |
主分类号: | G06F7/38 | 分类号: | G06F7/38;G06F7/548;H03H11/16 |
代理公司: | 成都众恒智合专利代理事务所(普通合伙) 51239 | 代理人: | 钟显毅 |
地址: | 610000 四川省*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了基于FPGA的相控阵雷达移相器算法,主要解决现有技术中存在的现有移相器算法补正繁琐且反应速度慢的问题。该算法包括如下步骤:上位机下发数据、接收数据并解析、三角函数查表、X坐标查表、数字移相器移相码计算、补偿相位地址计算、得出实际相位。通过上述方案,本发明达到了算法简单,提高了反应速度,同时由于不需要对额外的数据进行处理,大大提升了性能的目的,具有很高的实用价值和推广价值。 | ||
搜索关键词: | 基于 fpga 相控阵 雷达 移相器 方法 | ||
【主权项】:
1.基于FPGA的相控阵雷达移相器算法,其特征在于,包括如下步骤:1)上位机下发数据:上位机下发根据用户需求得出的频率码、方位码和波束选择;2)接收数据并解析:下位机接收数据,初始化通道总数,根据转换公式将频率码解析转换成频率,并计算出相应的频率牵引,把接收到的方位码进行寄存,根据选择的波束开始解算标示;3)三角函数查表:解算标示有效时,把接收到的方位码作为地址,从FPGA内嵌的IP核ROM中取出相应的三角函数数据,当取出的数据是正数,不做处理,当取出的数据时负数,则取反后加1,同时使能三角函数查表完成标示;4)X坐标查表:三角函数查表完成标示有效时,依次从FPGA内嵌的IP核ROM中取出X所有坐标数据;5)数字移相器移相码计算:开始解算标示有效时,把输入频率寄存,三角函数查表完成标示有效时,判断三角函数数据的值,然后输入频率经过加法和乘法变换处理后,最终得出理论相位,同时使能理论相位有效标示:6)补偿相位地址计算:理论相位有效标示有效时,根据频率牵引,通道总数和现在对应的通道数的计算得出补偿相位地址,同时使能相位数据有效标示;7)得出实际相位:相位数据有效标示有效时,根据补偿相位地址从FPGA内嵌的IP核RAM中取出相应的补偿相位数据,理论相位有效标示有效时,根据理论相位与补偿相位计算得出实际相位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都锐芯盛通电子科技有限公司,未经成都锐芯盛通电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811441419.5/,转载请声明来源钻瓜专利网。
- 上一篇:一种共享缓冲区的FC消息接收管理方法
- 下一篇:数据运算装置及相关产品