[发明专利]用于有符号双字的向量乘法和累加的装置和方法在审
申请号: | 201811479071.9 | 申请日: | 2018-12-05 |
公开(公告)号: | CN109947478A | 公开(公告)日: | 2019-06-28 |
发明(设计)人: | E·乌尔德-阿迈德-瓦尔;R·凡伦天;M·查尼;J·考博尔;V·马杜里 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/302 | 分类号: | G06F9/302;G06F9/30;G06F9/38 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 李炜;黄嵩泉 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请提供了用于有符号双字的向量乘法和累加的装置和方法。在一个实施例中,该装置和方法用于执行指令,该指令用于执行两个紧缩有符号双字的双紧缩乘法以生成两个有符号四字值,这两个有符号四字值随后与来自累加寄存器的两个有符号四字值累加。还描述并要求保护其他实施例。 | ||
搜索关键词: | 累加 向量乘法 紧缩 指令 累加寄存器 乘法 申请 | ||
【主权项】:
1.一种处理器,包括:解码器,用于对指令解码以生成经解码的指令,所述指令包括操作码和操作数,所述操作数标识紧缩数据目的地寄存器和多个紧缩数据源寄存器;第一源寄存器,用于存储第一多个紧缩有符号双字数据元素;第二源寄存器,用于存储第二多个紧缩有符号双字数据元素;第三源寄存器,用于存储多个紧缩有符号四字数据元素;执行电路,用于执行经解码的指令,所述执行电路包括:乘法器电路,用于分别将来自所述第一源寄存器的第一紧缩有符号双字数据元素和第二紧缩有符号双字数据元素与来自所述第二源寄存器的第三紧缩有符号双字数据元素和第四紧缩有符号双字数据元素相乘,以生成第一临时有符号四字乘积和第二临时有符号四字乘积,所述乘法器电路用于基于所述指令的所述操作码来选择第一有符号双字数据元素、第二有符号双字数据元素、第三有符号双字数据元素和第四有符号双字数据元素;累加电路,用于将所述第一临时有符号四字乘积与从所述第三源寄存器读取的第一紧缩有符号四字值组合以生成第一经累加的有符号四字结果,并用于将所述第二临时有符号四字乘积与从所述第三源寄存器读取的第二紧缩有符号四字值组合以生成第二经累加的有符号四字结果;目的地寄存器或所述第三源寄存器,用于将所述第一经累加的有符号四字结果存储在第一有符号四字数据元素位置中,并用于将所述第二经累加的有符号四字结果存储在第二有符号四字数据元素位置中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811479071.9/,转载请声明来源钻瓜专利网。