[发明专利]一种高带宽的MIPI数据处理接口电路有效
申请号: | 201811582713.8 | 申请日: | 2018-12-24 |
公开(公告)号: | CN109656863B | 公开(公告)日: | 2022-07-01 |
发明(设计)人: | 李停;温建新 | 申请(专利权)人: | 上海微阱电子科技有限公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F13/38 |
代理公司: | 上海天辰知识产权代理事务所(特殊普通合伙) 31275 | 代理人: | 陶金龙;尹一凡 |
地址: | 201203 上海市浦东新区中国*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种高带宽的MIPI数据处理接口电路,其包括四通道数据输入模块、数据处理接口模块和MIPI传输模块。本发明采用优化的像素数据处理方式,降低输入时钟频率,将传统的MIPI接口内部的像素数据打包、多个物理通道数据合并以及数据缓存都放到该高带宽的MIPI数据处理接口电路中进行预先处理,其可以使像素数据在MIPI内部不再需要打包和缓存数据,只需要按时序发送即可,从而使像素数据处理的变得简便和高效。 | ||
搜索关键词: | 一种 带宽 mipi 数据处理 接口 电路 | ||
【主权项】:
1.一种高带宽的MIPI数据处理接口电路,其特征在于,包括:四通道数据输入模块、数据处理接口模块和MIPI传输模块;所述四通道数据输入模块通过四个物理通道分别接受四个传感器发送的像素数据,所述像素数据时序是交错分开,分时复用,且通过四个物理通道的使能信号控制四个所述物理通道开启;其中,四个所述物理通道的每个通道发送的数据时钟频率最高为187.5Mhz;所述数据处理接口模块包括:数据选择单元,采用四个第一级缓存器FIFO分别对所述四个物理通道的像素数据进行时钟同步处理;其中,四个所述第一级缓存器FIFO的写时钟为四个所述物理通道的输入时钟,四个所述第一级缓存器FIFO的读时钟为相同的同步时钟;四个所述第一级缓存器FIFO输出的数据通过混合器MUX合并为一个通道数据,所述混合器MUX的选择信号为所述四个物理通道的使能信号;数据同步单元,接收所述数据选择单元分时复用发送过来的像素数据,将所述像素数据从像素时钟域同步到MIPI数据发送时钟域,且同步后的所述像素数据缓存在第二级缓存器FIFO中;数据打包单元,接收所述数据同步单元从所述第二级缓存器FIFO发送的像素数据,将非8bit的像素数据打包为8bit符合MIPI发送并口数据;MIPI传输模块,其接收所述数据处理接口模块数据发送的像素数据同步信号和数据位宽为32bit的像素数据,并将所述32bit的像素数据按MIPI协议规定的8bit像素数据分成四个输出通道输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海微阱电子科技有限公司,未经上海微阱电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811582713.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种基于FPGA的USB2.0协议分析仪及分析方法
- 下一篇:电子书推荐方法